Help us improve your experience.

Let us know what you think.

Do you have time for a two-minute survey?

 
 

MICおよびMPCインターフェイスのCoS機能と制限

MXシリーズ5Gユニバーサルルーティングプラットフォーム上のMICおよびMPCインターフェイスでは、Trioチップセットベースのキューイングモデルを使用します。これは、標準キューイングモデルでサポートされているCoS特性と比較して最適化されたCoS特性をサポートしています。ただし、一部のCoS機能はサポートされていないか、MICおよびMPCインターフェイスに制限があり、サポートされています。

MXシリーズルーターでMICおよびMPCインターフェイスでCoS機能を設定する場合、以下の制限に注意してください。

表 1:MIC および MPC インターフェイスの CoS 制限

CoS 機能

MICまたはMPCインターフェイスの制限

クラシファイア

MPC のインターフェイスは、モジュールごとに各タイプの最大 32 の分類子をサポートします。

MPLS パケットの BA 分類子

MPLSパケットに特定の書き換えルールを含まない動作集約(BA)分類子を設定する場合、デフォルトのMPLS EXP分類子を有効にすることを強くお勧めします。これにより、転送またはパケット損失の優先度に設定されたBA分類子ルールに従って、MPLS exp値が書き換えられます。詳細については、 デフォルト MPLS EXP 分類子を参照してください。

デフォルトの MPLS EXP 分類子を有効にするには、 階層レベルで ステートメントを[edit class-of-service interfaces interface-name unit logical-unit-number rewrite-rules exp]defaultめます。

ルールの書き換え

MPC 上のインターフェイスまたは MPC にインストールされている MIC 上のインターフェイスでは、最大 32 個のルールの書き換えを把握できます。

  • DSCP 書き換えルール

  • インターネット書き換えルール

  • EXP 書き換えルール

  • IEEE のルール書き換え

ただし、許可されるすべての 32 の書き換えルールを設定すると、サービス クラス プロセスが断続的に失敗し、syslog エントリーが生成される可能性があります。

MPLS 対応インターフェイスのデフォルト書き換えルール

MIC および MPC インターフェイス以外のインターフェイスでは、設定されていない場合でも、デフォルトの EXP 書き換えルールが MPLS 対応インターフェイスに自動的に適用されます。MIC および MPC インターフェイスでは、MPLS 対応インターフェイスに EXP 書き換えルールを明示的に設定する必要があります。

サービス VLAN タグ CoS ビットのルールを書き換える

VPLS またはブリッジ ドメインの MIC および MPC インターフェイスでは、 コア側 インターフェイスで書き換えルールを設定して、サービス VLAN タグ CoS ビットを書き換えます。

過剰な帯域幅共有

MIC と MPC のインターフェイスは、 設定ステートメントexcess-bandwidth-shareサポートしていません。このステートメントは、階層型スケジューラ環境で設定されたインターフェイスの帯域幅をどのように比例的または均等に共有するかを指定します。

代わりに、以下のいずれかの階層レベルで ステートメントを含 excess-rate めることができます。

レイヤー 1 およびレイヤー 2 のオーバーヘッド

MIC および MPC インターフェイスは、プリアンブル、インターパック ギャップ、フレーム チェック シーケンス、循環冗長チェックなど、階層のすべてのレベルを考慮に入れてすべてのレイヤー 1 およびレイヤー 2 オーバーヘッド バイトを考慮します。

また、キュー統計では、バイト統計を表示する際に、これらのオーバーヘッドが考慮されます。

負荷分散リンクのペアリング

タイプ 1 MPC にロード バランシング EQ MIC インターフェイスをインストールする場合は、奇数と偶数のインターフェイスを形式interface-fpc/odd | even/portsで設定する必要があります。例えば、1 つのリンクが 、 である場合、もう一方のリンクは xe-1/0/0xe-1/1/0である必要があります。奇数および偶数のロード バランシングを設定しない場合、システム RED はライン レートで送信する際にパケットをドロップします。この制限は、タイプ2 MPCにインストールされたEQ MIC上のインターフェイスには適用されません。