Help us improve your experience.

Let us know what you think.

Do you have time for a two-minute survey?

 
 

Descripción general de CoS en PIC IQ2 mejoradas

Algunas PIC, como la Cola Inteligente 2 (IQ2) de Gigabit Ethernet y las PIC Ethernet Enhanced IQ2 (IQ2E), tienen ocho colas de salida habilitadas de forma predeterminada en plataformas que admiten ocho colas.

Las PIC IQ2E conservan todas las características de las PIC IQ2, como la compatibilidad predeterminada para ocho colas de salida en plataformas que admiten ocho colas.

Las PIC IQ2E agregan funciones como la capacidad de realizar una programación jerárquica. Puede mezclar PIC IQ2 y IQ2E en el mismo enrutador.

Las PIC IQ2E ofrecen:

  • Tres niveles de CoS jerárquico

  • Más granularidad que una cola de alta prioridad

  • 16 000 colas

  • 2000 programadores con 8 colas

  • 4000 programadores con 4 colas

Las PIC IQ2E también ofrecen asignación automática de programador entre puertos, por lo que no es necesario restablecer la PIC cuando esto cambie. La detección temprana aleatoria (RED) mantiene estadísticas según el perfil por caída, lo que mejora la capacidad de realizar la planificación de la capacidad de la red.

Cuando se incluye la per-unit-scheduler instrucción en el [edit interfaces interface-name] nivel de jerarquía, cada interfaz lógica (unidad) obtiene un programador dedicado (un programador está reservado para el desbordamiento). Puede incluir la instrucción en el per-session-scheduler nivel de jerarquía para dar forma a las [edit interfaces interface-name unit logical-unit-number] sesiones del protocolo de tunelización de capa 2 (L2TP). El comportamiento de estos modos de programador de dos puertos es el mismo que en las PIC IQ2. Sin embargo, las PIC IQ2E usan programadores jerárquicos y no programadores compartidos; Las PIC IQ2E no admiten la shared-scheduler instrucción en el [edit interfaces interface-name] nivel de jerarquía.

Para obtener más información acerca de la configuración de programadores jerárquicos, incluidos ejemplos, consulte Configurar programadores jerárquicos para CoS.

Puede dar forma al tráfico en los niveles de interfaz física (puerto), interfaz lógica (unidad) o conjunto de interfaces (conjunto de unidades). El modelado no se admite en el nivel de cola. Sin embargo, puede incluir la transmit-rate instrucción con la rate-limit opción en el [edit class-of-service schedulers scheduler-name] nivel de jerarquía para configurar el tráfico que pasa por una cola (pero solo en la dirección de salida). Consulte Configuración de límites de velocidad para proteger colas más bajas en PIC IQ2 y IQ2 mejoradas.

En el nivel de interfaz física (puerto), solo puede configurar una velocidad de modelado (PIR). En los niveles de interfaz lógica (unidad) y conjunto de interfaz, puede configurar tanto una velocidad de modelado como una velocidad garantizada (CIR). Tenga en cuenta que las tasas garantizadas en cualquier nivel deben ser coherentes con la capacidad del nivel primario. En otras palabras, la suma de las tasas garantizadas en la interfaz lógica (unidades) debe ser menor que la velocidad garantizada en el conjunto de interfaces, y la suma de las tasas garantizadas en la interfaz lógica (unidades) y los conjuntos de interfaces debe ser menor que la velocidad garantizada en la interfaz física (puerto).

Puede controlar la velocidad de tráfico que pasa por la interfaz configurando una sobrecarga de policía. Cuando configure una sobrecarga de agente de policía, el valor de sobrecarga de policia configurado se agrega a la longitud de la trama final de Ethernet. Esta longitud calculada de la trama se utiliza para determinar el agente de policía o la acción de límite de velocidad. Lo hace porque la sobrecarga del agente de policía debe aplicarse a los policias, al igual que la sobrecarga de moldeo se cuenta por los formadores. La sobrecarga del agente de policía se configurará en la interfaz para que se tenga en cuenta en la longitud total del paquete al vigilar el tráfico. Consulte Configuración de una sobrecarga de policía

La decisión red ponderada (WRED) en las PIC IQ2E se realiza en el nivel de la cola. Una vez que se toma la decisión de aceptar o soltar y el paquete está en cola, nunca se pierde. Se asocian cuatro perfiles de caída a cada cola: bajo, bajo-medio, medio-alto y alto. Las estadísticas WRED están disponibles para cada prioridad de pérdida (esta función no es compatible con las PIC IQ2). También, a diferencia de las PIC IQ2, las PIC IQ2E admiten perfiles de escalamiento WRED, lo que permite reutilizar un perfil de caída única con una amplia gama de valores. Esta práctica aumenta el número efectivo de perfiles de caída WRED.

Las PIC IQ2E proporcionan cuatro niveles de prioridades estrictas: estrictamente alto, alto, medio-alto (medio-bajo) y bajo. A diferencia de las PIC IQ2, que solo admiten una cola estricta de alto, las PIC IQ2E no restringen el número de colas con una prioridad dada. Hay una propagación de prioridad entre tres niveles: la interfaz lógica, el conjunto de interfaces lógicas y el puerto físico. Estas funciones son las mismas que las que admiten los concentradores de puertos densos (DPC) de cola mejorada para las plataformas de enrutamiento universal de 5G de la serie MX de Juniper Network. Para obtener más información acerca de la configuración de estas características, consulte Propiedades coS de DPC de cola mejorada.

Las colas de la PIC IQ2E se atenúan con redonducición por déficit modificado (MDRR), al igual que con los DPC de cola mejorada. El exceso de ancho de banda (ancho de banda disponible después de que se hayan satisfecho todas las tasas garantizadas) se puede compartir de manera igual o proporcional a las tarifas garantizadas. Para obtener más información acerca del uso compartido del exceso de ancho de banda, consulte Configuración del uso compartido del exceso de ancho de banda.