Help us improve your experience.

Let us know what you think.

Do you have time for a two-minute survey?

 
 

Descripción general del sistema ACX1000 y ACX1100

Descripción general de ACX1000 y ACX1100 Universal Metro Router

Los enrutadores universales para redes metropolitanas ACX1000 y ACX1100 están diseñados principalmente para proporcionar una administración superior para un aprovisionamiento rápido a la red de acceso. Los enrutadores de la serie ACX admiten capacidades enriquecidas de Gigabit Ethernet y 10-Gigabit Ethernet para enlace ascendente, junto con soporte para interfaces heredadas e interfaces Gigabit Ethernet en un factor de forma compacto que está endurecido por el medio ambiente y enfriado pasivamente. MPLS integral y sin problemas se puede utilizar para abordar los requisitos heredados y emergentes para proporcionar la base para una red convergente que utiliza la misma infraestructura de retorno móvil para servicios empresariales o residenciales.

Los enrutadores son enrutadores de placa única con un motor de enrutamiento incorporado y un motor de reenvío de paquetes. El motor de reenvío de paquetes tiene un "pseudo" concentrador PIC flexible (FPC 0). Dado que no existe una estructura de conmutación, el motor de reenvío de paquetes único se encarga del reenvío de paquetes.

  • Motor de enrutamiento: proporciona servicios de enrutamiento de capa 3 y administración de red.

  • Motor de reenvío de paquetes: realiza conmutación de paquetes de capa 2 y capa 3, búsquedas de rutas y reenvío de paquetes.

El enrutador de la serie ACX está impulsado por Junos OS y admite amplias funciones L2 y L3, IP y MPLS con ingeniería de tráfico, administración de red enriquecida, administración de fallas, monitoreo de servicios y capacidades de operación, administración y mantenimiento (OAM), y un sistema de kit de desarrollo de software abierto (SDK) que permite a los proveedores personalizar e integrar operaciones con sus propios sistemas de administración. Para obtener una lista de la documentación relacionada con Junos OS, consulte https://www.juniper.net/documentation/software/junos/.

Como parte del retorno móvil, el enrutador de la serie ACX en el sitio celular y el enrutador de la serie MX en la capa de agregación proporcionan funciones completas de extremo a extremo de Ethernet, MPLS y OAM con el único Junos OS ejecutándose en ambas plataformas.

Los enrutadores compactos tienen una unidad de bastidor (U; es decir, 1,75 pulg. o 4,45 cm) de altura. Se pueden apilar varios enrutadores en un solo bastidor de piso a techo para una mayor densidad de puertos por unidad de espacio.

El chasis es una estructura rígida de chapa metálica que alberga todos los demás componentes del enrutador. El chasis mide 1,75 pulgadas. (4,45 cm) de alto, 9,4 pulg. (24 cm) de profundidad y 17,5 pulgadas. (44,5 cm) de ancho. Los bordes exteriores de los soportes de montaje extienden el ancho a 19 pulgadas. (48 cm) (desde los soportes de montaje delantero hasta la parte trasera del chasis). El chasis se instala en gabinetes cerrados estándar de 300 mm de profundidad (o más grandes) de 19 pulgadas. bastidores de equipos o bastidores de marco abierto de telecomunicaciones.

Ventajas de los enrutadores ACX1000 y ACX1100

  • Space efficiency—De acuerdo con las especificaciones ETSI 300, los enrutadores ACX1000 son fáciles de implementar en entornos donde el espacio en rack y la refrigeración son limitados.

  • Improved operational efficiency with zero-touch deployment (ZTD)—Los enrutadores de la serie ACX admiten un modelo de despliegue sin intervención (ZTD) que reduce significativamente el tiempo de instalación y aprovisionamiento de cualquier equipo nuevo, lo que resulta en una eficiencia operativa mejorada.

  • Installation flexibility with an environmentally hardened design—La mayoría de los enrutadores de la serie ACX están endurecidos por temperatura y admiten enfriamiento pasivo para despliegues al aire libre en condiciones climáticas extremas.

Descripción del enrutador ACX1000

Los enrutadores ACX1000 contienen ocho puertos T1/E1 y doce puertos Gigabit Ethernet, ocho de los cuales son puertos RJ-45. Los puertos etiquetados como COMBO PORTS proporcionan cuatro puertos RJ-45 adicionales o cuatro puertos SFP Gigabit Ethernet. Solo puede usar un conjunto de puertos combinados a la vez.

La Figura 1 y la Figura 2 muestran las vistas frontal y trasera del enrutador ACX1000.

Figura 1: Vista frontal del enrutador Front View of the ACX1000 Router ACX1000
Figura 2: Vista posterior del enrutador Rear View of the ACX1000 Router ACX1000

Descripción del enrutador ACX1100

Los enrutadores ACX1100 contienen doce puertos Gigabit Ethernet, ocho de los cuales son puertos RJ-45. Los puertos etiquetados como COMBO PORTS proporcionan cuatro puertos RJ-45 adicionales o cuatro puertos SFP Gigabit Ethernet. Solo puede usar un conjunto de puertos combinados a la vez.

La Figura 3 y la Figura 4 muestran las vistas frontal y trasera del enrutador ACX1100.

Figura 3: Vista frontal del enrutador Front View of the ACX1100 Router ACX1100
Figura 4: Vista posterior del enrutador Rear View of the ACX1100 Router ACX1100

Asignación terminológica de hardware y CLI de enrutadores ACX1000 y ACX1100

Asignación terminológica de hardware y CLI de enrutadores ACX1000 y ACX1100

En la tabla 1 se describen los términos de hardware utilizados en la documentación de ACX1000 enrutador y los términos correspondientes utilizados en la interfaz de línea de comandos (CLI) de Junos OS. La figura 5 muestra las ubicaciones de los puertos de las interfaces.

Tabla 1: Equivalentes CLI de términos utilizados en la documentación para ACX1000 enrutador

Elemento de hardware (como se muestra en la CLI)

Descripción (como se muestra en la CLI)

Valor (como se muestra en la CLI)

Elemento en la documentación

Información adicional

Chasis

ACX1000

Chasis del enrutador

Especificaciones físicas del chasis para enrutadores ACX1000 y ACX1100

FPC (n)

Nombre abreviado del concentrador PIC flexible (FPC)

El valor de n es siempre 0.

El enrutador no tiene FPC reales. En este caso, FPC se refiere al propio enrutador.

Convenciones de nomenclatura de interfaz utilizadas en los comandos operativos de Junos OS

PIC (n)

Nombre abreviado de la tarjeta de interfaz física (PIC)

n es un valor en el intervalo de 0 a 2.

El enrutador no tiene dispositivos PIC reales; consulte las entradas de PIC 0 a PIC 2 para el elemento equivalente en el enrutador.

Convenciones de nomenclatura de interfaz utilizadas en los comandos operativos de Junos OS

8x T1/E1 (RJ-48)

PIC 0

Puertos de red integrados en el panel frontal del enrutador

Descripción general de ACX1000 y ACX1100 Universal Metro Router

8x 1GE (RJ-45)

PIC 1

Puertos de enlace ascendente integrados en el panel frontal del enrutador

Descripción general de ACX1000 y ACX1100 Universal Metro Router

Uno de los siguientes:

  • 4x 1GE (RJ-45)

  • 4x 1GE (SFP)

CFP 2

Puertos de enlace ascendente integrados en el panel frontal del enrutador

Descripción general de ACX1000 y ACX1100 Universal Metro Router

Xcvr (n)

Nombre abreviado del transceptor

n es un valor equivalente al número del puerto en el que está instalado el transceptor.

Transceptores ópticos

Puertos de enlace ascendente en enrutadores ACX1000 y ACX1100

Fuente de alimentación (n)

Fuente de alimentación incorporada

El valor de n es siempre 0.

Fuente de alimentación de CC

Descripción general de ACX1000 y ACX1100 Power

Ventilador

Ventilador

Ventilador

Sistema de refrigeración y flujo de aire en un enrutador ACX1000 y ACX1100

Figura 5: Mapeo de puertos de ACX1000 Interface Port Mapping interfaz ACX1000

Mapeo terminológico de hardware y CLI de enrutadores ACX1100

En la tabla 2 se describen los términos de hardware utilizados en la documentación de ACX1100 enrutador y los términos correspondientes utilizados en la interfaz de línea de comandos (CLI) de Junos OS. La figura 6 muestra las ubicaciones de los puertos de las interfaces.

Tabla 2: Equivalentes CLI de términos utilizados en la documentación para enrutadores ACX1100

Elemento de hardware (como se muestra en la CLI)

Descripción (como se muestra en la CLI)

Valor (como se muestra en la CLI)

Elemento en la documentación

Información adicional

Chasis

ACX1100

Chasis del enrutador

Especificaciones físicas del chasis para enrutadores ACX1000 y ACX1100

FPC (n)

Nombre abreviado del concentrador PIC flexible (FPC)

El valor de n es siempre 0.

El enrutador no tiene FPC reales. En este caso, FPC se refiere al propio enrutador.

Convenciones de nomenclatura de interfaz utilizadas en los comandos operativos de Junos OS

PIC (n)

Nombre abreviado de la tarjeta de interfaz física (PIC)

n es un valor en el intervalo de 0 a 1.

El enrutador no tiene dispositivos PIC reales; consulte las entradas de PIC 0 a PIC 2 para el elemento equivalente en el enrutador.

Convenciones de nomenclatura de interfaz utilizadas en los comandos operativos de Junos OS

8x 1GE (RJ-45)

PIC 0

Puertos de enlace ascendente integrados en el panel frontal del enrutador

Descripción general de ACX1000 y ACX1100 Universal Metro Router

Uno de los siguientes:

  • 4x 1GE (RJ-45)

  • 4x 1GE (SFP)

PIC 1

Puertos de enlace ascendente integrados en el panel frontal del enrutador

Descripción general de ACX1000 y ACX1100 Universal Metro Router

Xcvr (n)

Nombre abreviado del transceptor

n es un valor equivalente al número del puerto en el que está instalado el transceptor.

Transceptores ópticos

Puertos de enlace ascendente en enrutadores ACX1000 y ACX1100

Fuente de alimentación (n)

Fuente de alimentación incorporada

El valor de n es siempre 0.

Fuente de alimentación de CA o CC

Descripción general de ACX1000 y ACX1100 Power

Ventilador

Ventilador

Nota:

ACX1100 enrutadores son modelos sin ventilador.

Ventilador

Sistema de refrigeración y flujo de aire en un enrutador ACX1000 y ACX1100

Figura 6: Mapeo de puertos de ACX1100 Interface Port Mapping interfaz ACX1100

Flujo de paquetes en enrutadores de la serie ACX

La arquitectura de clase de servicio (CoS) para los enrutadores de la serie ACX es, en concepto, similar a la de los enrutadores de la serie MX. La arquitectura general de los enrutadores de la serie ACX se muestra en la Figura 7.

Figura 7: Reenvío de paquetes y flujo ACX Series Router Packet Forwarding and Data Flow de datos del enrutador de la serie ACX

Según el modelo, los enrutadores de la serie ACX contienen un motor de enrutamiento y un motor de reenvío de paquetes integrados, y pueden contener puertos T1/E1 y Gigabit Ethernet.

El motor de reenvío de paquetes tiene uno o dos "pseudo" concentradores PIC flexibles. Dado que no existe una estructura de conmutación, el motor de reenvío de paquetes único se encarga tanto del reenvío de paquetes de entrada como de salida.

La clasificación fija coloca todos los paquetes en la misma clase de reenvío, o las clasificaciones habituales de múltiples campos (MF) o agregados de comportamiento (BA) se pueden usar para tratar los paquetes de manera diferente. La clasificación BA con filtros de firewall se puede usar para la clasificación basada en la prioridad IP, DSCP, IEEE u otros bits en el encabezado de trama o paquete.

Sin embargo, los enrutadores de la serie ACX también pueden emplear varios clasificadores BA en la misma interfaz física. Las interfaces físicas no tienen que emplear el mismo tipo de clasificador de BA. Por ejemplo, una sola interfaz física puede usar clasificadores basados en la prioridad IP, así como en IEEE 802.1p. Si los bits de interés de CoS se encuentran en la etiqueta VLAN interna de una interfaz VLAN con etiqueta dual, el clasificador puede examinar los bits internos o externos. (De forma predeterminada, la clasificación se realiza en función de la etiqueta VLAN externa).

Ocho colas por puerto de salida admiten la programación mediante el mecanismo de déficit ponderado por turnos (WDRR), una forma de servicio de colas por turn-robin. Los niveles de prioridad admitidos son estricto-alto y predeterminado (bajo). La arquitectura del enrutador de la serie ACX admite detección temprana aleatoria ponderada (WRED) y caída de cola ponderada (WTD).

Todas las funciones de CoS son compatibles a velocidad de línea.

La canalización de paquetes a través de un enrutador de la serie ACX se muestra en la figura 8. Tenga en cuenta que la limitación de velocidad se realiza con una arquitectura integrada junto con todas las demás funciones de CoS. La programación y la forma se admiten en el lado de salida.

Figura 8: Manejo de paquetes del enrutador de ACX Series Router Packet Handling la serie ACX

Protocolos y aplicaciones compatibles con los enrutadores de la serie ACX

La tabla 3 contiene la primera versión de Junos OS compatible con protocolos y aplicaciones en enrutadores de la serie ACX. Un guión indica que el protocolo o la aplicación no son compatibles.

Nota:
  • El nivel de jerarquía [edit logical-systems logical-system-name] no se admite en los enrutadores de la serie ACX.

  • Los enrutadores de la serie ACX no admiten la configuración de la unidad de transmisión máxima (MTU) por familia. La MTU aplicada a la familia inet también se aplica a otras familias, aunque se puede configurar mediante CLI y ser visible en show interface extensive la salida. La única forma de usar MTU más alta para una familia es manipular la MTU, aplicarla en la interfaz o family inet los niveles, y dejar que se calcule para cada familia automáticamente. Los valores de MTU no están limitados a 1500, pero pueden oscilar entre 256 y 9216.

    Para obtener más información, consulte el artículo de Knowledge Base (KB) KB28179 en: https://kb.juniper.net/InfoCenter/index?page=content&id=KB28179.

Tabla 3: Protocolos y aplicaciones compatibles con los enrutadores de la serie ACX

Protocolo o aplicación

ACX1000

ACX1100

ACX2000

ACX2100

ACX2200

ACX4000

ACX5048

ACX5096

ACX500

ACX5448

Tipos de interfaz y encapsulación

Interfaces Ethernet: 1G, 10G

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Interfaces Ethernet: 40G

15,1 X 54–D20

15,1 X 54–D20

18.2R1

Interfaces ATM (solo IMA)

12.2

12.2

12,2 R2

Interfaces E1

12.2

12.2

12,2 R2

Interfaces T1

12.2

12.2

12,2 R2

Interfaces de emulación de circuitos (SAToP, CESoP)

12.2

12.2

12,2 R2

-

12,3 x 51-D10

Interfaces SONET/SDH

12.3x51-D10 (requiere un MIC)

Capa 3

Rutas estáticas

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

OSPF

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

IS-IS

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

BGP

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Protocolo de mensajes de control de Internet (ICMP)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Protocolo de resolución de direcciones (ARP)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Protocolo de detección de reenvío bidireccional (BFD)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Protocolo de configuración dinámica de host (DHCP)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Reenrutamiento rápido IP (FRR) (OSPF, IS-IS)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Rango de la unidad máxima de transmisión (MTU) (256 a 9192)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

VPN de capa 3

12.3R1

12.3R1

12.3R1

12.3R1

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

RSVP

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

LDP (dirigido y directo)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

MPLS, VPLS, VPN

Ruta estática de conmutación de etiquetas (LSP)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

FRR

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Ingeniería de tráfico

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

LÍNEA ELECTRÓNICA

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Emulación de pseudocable de borde a borde (PWE3 [señalado])

12.2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

18.2R1

PW Ethernet estáticas

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Circuitos de capa 2

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Monitoreo CC IEE802.1ag en pseudocables activos y en espera

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

VPLS

15,1 X 54–D20

15,1 X 54–D20

18.2R1

Ethernet capa 2

Ethernet en la primera milla (EFM 802.3ah)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Administración de errores de conectividad (CFM) 802.1ag

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Tipo, longitud y valor (TLV) de estado de la interfaz IEE802.1ag

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Qos

Filtros de firewall (listas de control de acceso—ACL)—familia inet

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Condiciones de coincidencia del filtro de firewall estándar para el tráfico MPLS

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Filtros de firewall: familia ccc/cualquiera

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Firewall: duplicación de puertos

12.2R1

12,2 R2

12.2R1

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

17.1R1

17.1R1

-

18.2R1

Vigilancia: por interfaz lógica

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Vigilancia: por interfaz física

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Vigilancia policial por familia

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

TrTCM (consciente del color, daltónico)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 5112,3 X 54–D15 -D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

SrTCM (consciente del color, daltónico)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Protección del host

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Ocho colas por puerto

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Colas de prioridad

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Control de tarifas

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Programación con dos prioridades diferentes

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Cola de baja latencia (LLQ)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Perfil de caída (DP) de detección temprana aleatoria ponderada (WRED)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Clasificación: DSCP

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Clasificación: MPLS EXP

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Clasificación: IEEE 802.1p

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Reescribir: DSCP

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Reescribir MPLS EXP

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Reescribir 802.1p

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Reescribir MPLS y DSCP en valores diferentes

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Tiempo

Timing-1588-v2, 1588-2008–reloj de respaldo

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Ethernet síncrono

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Suministro de temporización integrado en el edificio (BITS)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Sincronización del reloj

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Reloj redundante (múltiples primarias 1588)

-

Reloj transparente

15,1 X 54–D20

15,1 X 54–D20

18.2R1

Gran Reloj de Primaria

12,3 X 54–D20 y 17,3 R1 (interior)

12,3 X 54–D25 (exterior)

-

OAM, solución de problemas, manejabilidad, intercepción legal

Protocolo de tiempo de red (NTP)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

SNMP

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

802.1ag CFM

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

802.3ah LFM

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Y.1731 Administración de fallas y desempeño

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

MPLS OAM

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

RMON

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

traceroute de capa 2

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

DNS

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

TFTP para descargas de software

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Duplicación de puerto (duplicación de puerto local)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Circuito cerrado de la interfaz

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Circuito cerrado Ethernet

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Estadísticas de bytes y paquetes de la interfaz

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Estadísticas de cola de interfaz

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Estadísticas de paquetes descartados

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Distinguir cada conexión 802.1ag por ID de VLAN

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Modo de monitor pasivo de interfaz

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Espejo de múltiples paquetes

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Seguridad

TACACS AAA

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Autenticación RADIUS

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Prevención de DOS del plano de control

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Alta disponibilidad

MPLS FRR

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

BFD

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

Transporte ATM

Cajero automático a través de PWE3

12.2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

-

RFC4717 Encapsulación ATM: S6.1 ATM N al modo de una celda (requerido según el estándar)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

RFC4717: S6.3: encapsulación ATM AAL5 SDU (opcional)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Palabra de control ATM PWE3

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

ATM PWE3 mediante etiquetas dinámicas

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Intercambio de VPI y VCI de ATM

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Supresión de celdas ATM inactivas/no asignadas

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Compatibilidad ATM con el modo promiscuo de N a 1 PW: 1 PW por puerto y 1 PW por VPI

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Concatenación de celdas (1 a 30 celdas por paquete)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Contadores de paquetes/bytes por VP y VC

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Multiplexación inversa por ATM (IMA)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Encapsulación ATM

AAL5 SDU (relé de células n a 1)

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Colas en cajeros automáticos

Categorías de servicios ATM (CBR, nrt-VBR, UBR) a la UNI

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Asignar categorías de servicio ATM a bits PW EXP

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Políticas de entrada por VC

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Conformación de salida VC

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Descarte anticipado de paquetes

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

-

Mibs

MIB SNMP estándar

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1

MIB específicas para empresas de Juniper Networks

12.2

12,2 R2

12.2

12,2 R2

12,3 X 54–D15

12,3 x 51-D10

15,1 X 54–D20

15,1 X 54–D20

12,3 X 54–D20 (interior)

12,3 X 54–D25 (exterior)

18.2R1