Help us improve your experience.

Let us know what you think.

Do you have time for a two-minute survey?

 
 

포트 속도 개요

SUMMARY 디바이스 또는 라인 카드의 포트 속도, 멀티 포트 속도 세부 사항 지원, 지침 및 포트 속도 구성 방법에 대해 알아보십시오.

포트 속도 개요

포트 속도는 주어진 초에서 라인 카드가 포트를 통해 전송하는 최대 데이터 양을 나타냅니다. 포트 속도는 다음으로 측정됩니다:

  • 초당 킬로비트(Kbps)

  • 초당 기가비트(Gbps)

  • 초당 테라비트(Tbps)

표 1은(는) 다양한 유형의 포트 속도 구성을 설명합니다.

표 2 은(는) PIC 수준-섀시 계층의 포트 속도 구성을 설명합니다.

표 3 은(는) 포트 수준 - 섀시 계층의 포트 속도 구성을 설명합니다.

표 4은(는) [edit interfaces] 계층으로부터 비채널화 인터페이스의 포트 속도를 구성하는 설명합니다.

표 5은(는) [ edit interfaces] 계층으로부터 채널화 인터페이스의 포트 속도를 구성하는 단계를 설명합니다.

표 6은(는) 채널화 및 비채널화 인터페이스의 명명 형식을 설명합니다.

표 7은/는 라인 카드와 디바이스, 포트 프로필 구성 및 이에 대한 링크를 나열합니다.

표 1: 포트 속도 구성 유형

포트 속도 구성 유형

설명

PIC 또는 MIC 수준

하나의 PIC 또는 MIC에서 모든 포트를 동일한 속도로 작동하도록 구성할 수 있습니다. 예를 들어, 100Gbps 속도로 작동하도록 100Gbps의 포트 속도를 지원하는 PIC의 모든 포트를 구성할 수 있습니다. pic-mode 문을 사용하여 속도를 지정하지 않으면, 포트는 기본 속도로 작동합니다.

포트 수준

각 포트를 다른 속도에서 작동하도록 구성하여 각 포트를 활성화할 수 있습니다. 포트 수준에서 포트 속도를 구성할 때, 다른 지원 속도로 라인 카드의 포트를 운영할 수 있는 유연성을 갖습니다.

speed 문을 사용하여 주어진 PIC에서 특정 포트의 속도를 변경하면, 해당 포트의 속도만 수정됩니다. PIC의 다른 모든 포트는 영향을 받지 않습니다. 예를 들어, 포트 0에서 4개의 10 기가비트 이더넷 인터페이스, 포트 1에서 40 기가비트 이더넷 인터페이스 그리고 포트 2에서 100 기가비트 이더넷 인터페이스를 구성할 수 있습니다.

표 2: PIC 수준에서 포트 속도 구성 - 섀시 계층

구성 단계

PIC 수준

1단계: PIC 수준에서 PIC의 작동 속도를 지정합니다.

[edit chassis fpc fpc-slot pic pic-number]
user@host# set pic-mode pic-speed

예:

[edit chassis fpc 0 pic 0]
user@host# set pic-mode 100g

2단계: (선택 사항) PIC 수준에서 1단계에서 구성된 속도로 작동하는 활성 물리적 포트의 수를 구성합니다.

[edit chassis fpc fpc-slot pic pic-number]
user@host# set number-of-ports number-of-active-physical-ports

예:

[edit chassis fpc 0 pic 0]
user@host# set number-of-ports 4

3단계: (선택 사항) 물리적 포트에서 생성하고 싶은 논리적 인터페이스 수를 지정합니다.

[edit chassis fpc fpc-slot pic pic-number]
user@host# set number-of-sub-ports number-of-sub-ports

예:

[edit chassis fpc 0 pic 1]
user@host# set number-of-sub-ports 4

4단계: (선택 사항) 전원을 끄려는 포트 번호를 지정합니다.

[edit chassis fpc fpc-slot pic pic-number]
user@host# set port port-number unused

예:

[edit chassis fpc 0 pic 1]
user@host# set port 2 Unused 

5단계: 구성을 확인합니다.

[edit chassis fpc 0 pic 0]
user@host# show 
pic-mode 100G;
number-of-ports 4;
[edit chassis fpc 0 pic 1]
user@host# show 
number-of-sub-ports 4;

6단계: 구성을 커밋합니다.

표 3: 포트 수준에서 포트 속도 구성 - 섀시 계층

구성 단계

포트 수준

1단계: 포트 수준에서 포트의 작동 속도를 지정합니다.

[edit chassis fpc fpc-slot pic pic-number]
user@host# set port port-number speed (10g | 40g | 100g)

예:

[edit chassis fpc 0 pic 0]
user@host# set port 0 speed 40g
user@host# set port 1 speed 100g

2단계: (선택 사항) 물리적 포트에서 생성하고 싶은 논리적 인터페이스 수를 지정합니다.

[edit chassis fpc fpc-slot pic pic-number]
user@host# set number-of-sub-ports number-of-sub-ports

예:

[edit chassis fpc 0 pic 1]
user@host# set number-of-sub-ports 4

3단계: (선택 사항) 전원을 끄려는 포트 번호를 지정합니다.

[edit chassis fpc fpc-slot pic pic-number]
user@host# set port port-number unused

예:

[edit chassis fpc 0 pic 1]
user@host# set port 2 Unused 

4단계: 구성을 확인합니다.

[edit chassis fpc 0 pic 0]
user@host# show 
port 0 {
    speed 40g;
}
port 1 {
    speed 100g;
}
[edit chassis fpc 0 pic 1]
user@host# show 
port 1 {  
number-of-sub-ports 4;
}

5단계: 구성을 커밋합니다.

표 4: 비채널화 인터페이스의 포트 속도 구성 -인터페이스 계층

구성 단계

비채널화 인터페이스

1단계: 포트가 작동하는 속도를 나타내려면, 원하는 인터페이스에 대한 speed 문을 구성합니다.

[edit interfaces interface-name]
user@host# set speed (10g | 25g | 40g | 50g| 100g | 400g)

예:

[edit interfaces et-1/0/3]
user@host# set speed 100g

2단계: 포트 그룹의 속도를 구성합니다.

[edit ]
user@host# wildcard range set interfaces interface-name speed speed

예:

[edit ]
user@host# wildcard range set interfaces et-1/0/[0-5] speed 100g 

3단계: 포트당 구성하려는 인터페이스 수를 지정합니다.

해당 사항 없음

4단계: (선택 사항) 물리적 포트에서 생성된 인터페이스 수를 제어하려면, unused 문을 사용합니다. 포트를 사용하지 않는 것으로 구성하면 해당 포트의 프로파일 구성과 관계없이 해당 포트에 대한 인터페이스가 생성되지 않습니다.

[edit]
user@host# set interfaces interface-name unused 

예:

[edit]
user@host# set interfaces et-2/0/3 unused

이 예에서는 FPC 슬롯 2에 설치된 라인 카드의 포트 3에서 인터페이스(채널화 또는 비채널화)가 생성되지 않습니다.

5단계: 구성을 확인합니다.

et-x/y/z { 
    speed 100g;
    unit 0 { 
        ...
    } 
    ... 
    unit N {
        ... 
    }
}
...
et-x/y/z { 
unused;
}

6단계: 구성을 커밋합니다.

표 5: 채널화된 인터페이스에 대한 포트 속도 구성 - 인터페이스 계층

구성 단계

채널화 인터페이스

1단계: 포트가 작동하는 속도를 나타내려면, 원하는 인터페이스에 대한 speed 문을 구성합니다.

[edit interfaces interface-name]
user@host# set speed (10g | 25g | 40g | 50g| 100g | 400g)

예:

[edit interfaces et-1/0/3]
user@host# set speed 100g

2단계: 포트 그룹의 속도를 구성합니다.

[edit ]
user@host# wildcard range set interfaces interface-name speed speed

예:

[edit ]
user@host# wildcard range set interfaces et-1/0/[7-12] speed 100g 

3단계: 포트당 구성하려는 인터페이스 수를 지정합니다.

[edit interfaces interface-name]
user@host# set number-of-sub-ports number-of-sub-ports

예:

[edit interfaces et-1/0/3]
user@host# set number-of-sub-ports 4

이 예에서는 1단계와 2단계에서 4x100GE 채널화 인터페이스를 구성합니다.

4단계: (선택 사항) 물리적 포트에서 생성된 인터페이스 수를 제어하려면, unused 문을 사용합니다. 포트를 사용하지 않는 것으로 구성하면 해당 포트의 프로파일 구성과 관계없이 해당 포트에 대한 인터페이스가 생성되지 않습니다.

[edit]
user@host# set interfaces interface-name unused 

예:

[edit] 
user@host# set interfaces et-2/0/4 unused

이 예에서는 FPC 슬롯 2에 설치된 라인 카드의 포트 4에서 인터페이스(채널화 또는 비채널화)가 생성되지 않습니다.

5단계: 구성을 확인합니다.

et-x/y/z { 
    speed 100g;
    number-of-sub-ports 4;
    et-x/y/z:0 { 
        unit 0 { 
            ...
        } 
    }
    et-x/y/z:1 { 
         unit 0 { 
            ...
        } 
    }
    et-x/y/z:2 { 
         unit 0 { 
             ...
         } 
    }
    et-x/y/z:3 { 
         unit 0 { 
             ...
         } 
    }
    ...
et-x/y/z:6 { 
    unused;
}

6단계: 구성을 커밋합니다.

인터페이스 명명 규칙

각 인터페이스 이름은 고유한 식별자를 포함하며 명명 규칙을 따릅니다. 인터페이스를 구성할 때는 인터페이스 이름을 사용합니다. 포트를 단일 인터페이스(비채널화 인터페이스)로 구성하거나 포트를 더 작은 데이터 채널이나 여러 인터페이스(채널화 인터페이스)로 분할할 수 있습니다.

물리적 포트에서 여러 인터페이스가 지원되면, 인터페이스 명명 규칙에서 구분 기호로 콜론 (:) 표기법을 사용하여 물리적 포트에서 여러 인터페이스를 구별할 수 있습니다. 인터페이스 명명 규칙에서, xe-x/y/z:channel:

  • x는 FPC 슬롯 번호를 나타냅니다.

  • y는 PIC 슬롯 번호를 나타냅니다.

  • z는 물리적 포트 번호를 나타냅니다.

  • channel은 채널화 인터페이스 수를 나타냅니다.

40 기가비트 이더넷 인터페이스(et-fpc/pic/port)가 10 기가비트 이더넷 인터페이스로 채널화되면, 인터페이스는 xe-fpc/pic/port:channel 형식으로 나타나고 채널은 0~3의 값입니다.

표 6: 채널화 및 비채널화 인터페이스 명명 형식

인터페이스

비채널화 인터페이스 명명 형식

채널화 인터페이스 명명 형식

10 기가비트 이더넷 인터페이스

접두사는 xe-입니다. 인터페이스 이름은 xe-fpc/pic/port 형식으로 나타납니다.

접두사는 xe-입니다. 인터페이스 이름은 xe-fpc/pic/port:channel 형식으로 나타납니다.

25 기가비트 이더넷 인터페이스, 40 기가비트 이더넷 인터페이스, 100 기가비트 이더넷 인터페이스, 200 기가비트 이더넷 인터페이스 및 400 기가비트 이더넷 인터페이스.

접두사는 et-입니다. 인터페이스 이름은 et-fpc/pic/port 형식으로 나타납니다.

접두사는 et-입니다. 인터페이스 이름은 et-fpc/pic/port:channel 형식으로 나타납니다.

무엇이 초과 구독입니까?

초과 구독은 PIC 레벨에서 포트 속도를 구성하고 해당 속도를 지원하는 모든 포트가 활성화될 때 발생합니다. 초과 구독을 방지하기 위해 구성된 속도로 작동하는 활성 포트의 수를 구성할 수 있습니다. 인터페이스는 활성 포트에서만 생성됩니다. 패킷 전달 용량 초과 구독이 지원되지 않는 경우 각 패킷 전달 엔진에 대한 수요는 전달 용량보다 작거나 같아야 합니다.

지원되는 라인 카드 및 디바이스

표 7은/는 라인 카드와 디바이스, 포트 프로필 구성 및 이에 대한 링크를 나열합니다.

표 7: 지원되는 라인 카드 및 라우터

제품군

라인 카드 또는 디바이스

지원되는 포트 프로필 구성

ACX 시리즈 라우터

ACX7509-FPC-20Y

인터페이스 계층

  • 채널화 인터페이스

  • 비채널화 인터페이스

ACX7509-FPC-16C

인터페이스 계층

  • 채널화 인터페이스

  • 비채널화 인터페이스

ACX7509-FPC-4CD

인터페이스 계층

  • 채널화 인터페이스

  • 비채널화 인터페이스

ACX7100-48L

인터페이스 계층

  • 채널화 인터페이스

  • 비채널화 인터페이스

ACX7100-32C

인터페이스 계층

  • 채널화 인터페이스

  • 비채널화 인터페이스

ACX710

섀시 계층

  • 채널화 인터페이스

  • 비채널화 인터페이스

ACX7024

섀시 계층

  • PIC 수준

  • Port 수준

ACX5448, ACX5448-D 및 ACX5448-M

섀시 계층

  • PIC 수준

  • Port 수준

MX 시리즈 라우터

MPC7E-MRATE

섀시 계층

  • PIC 수준

  • Port 수준

MPC7E-10G

섀시 계층

  • PIC 수준

  • Port 수준

MIC-MRATE

섀시 계층

  • PIC 수준

  • Port 수준

MX10003 MPC

섀시 계층

  • PIC 수준

  • Port 수준

MX204

섀시 계층

  • PIC 수준

  • Port 수준

MX304

섀시 계층

  • PIC 수준

  • Port 수준

MIC-MACSEC-20GE

섀시 계층

  • PIC 수준

  • Port 수준

MPC10E-10C-MRATE

섀시 계층

  • PIC 수준

  • Port 수준

MPC10E-15C-MRATE

섀시 계층

  • PIC 수준

  • Port 수준

MX2K-MPC11E

섀시 계층

  • PIC 수준

  • Port 수준

MX10K-LC2101

섀시 계층

  • PIC 수준

  • Port 수준

MX10K-LC9600

섀시 계층

  • PIC 수준

  • Port 수준

PTX 시리즈 라우터

PTX10K-LC1201

인터페이스 계층

  • 채널화 인터페이스

  • 비채널화 인터페이스

PTX10001-36MR

인터페이스 계층

  • 채널화 인터페이스

  • 비채널화 인터페이스

PTX10K-LC1202-36MR

인터페이스 계층

  • 채널화 인터페이스

  • 비채널화 인터페이스

PTX10003

인터페이스 계층

  • 채널화 인터페이스

  • 비채널화 인터페이스

변경 내역 표

기능 지원은 사용 중인 플랫폼과 릴리스에 따라 결정됩니다. Feature Explorer 를 사용하여 플랫폼에서 기능이 지원되는지 확인하세요.

릴리스
설명
20.4R1 EVO
Junos OS Evolved 릴리스 20.4R1부터 PTX10K-LC1201 라인 카드의 QSFP/QSFP+ 포트에서 QSA 어댑터로 연결해서 10Gbps 속도를 구성하고 SFP+ 광학의 파장을 선택할 수 있습니다.
20.1R2
Junos OS Evolved 릴리스 20.1R2 및 20.2R1부터 PTX10K-LC1201 라인 카드에서 포트 속도를 구성하기 위한 새 포트 프로필 구성을 지원하지 않습니다.