Help us improve your experience.

Let us know what you think.

Do you have time for a two-minute survey?

 
 

라인 카드 상호 운용성 구성

Type 3 FPC 및 Type 4 FPC와 Type 5 FPC의 상호 운용성

이제 패브릭 알림 변환을 통해 Type 3 FPC, Type 4 FPC 및 T640-FPC4-1P-ES와 Type 5 FPC의 상호 운용성을 지원할 수 있습니다. 이 기능은 T4000 라우터에서 지원됩니다.

기본 패킷 포워딩, IPv4, IPv6, MPLS 및 멀티캐스트(데이터플레인)는 현재 이 기능을 통해 지원됩니다.

SA 멀티캐스트 모드를 사용하여 Type 4 100기가비트 이더넷 PIC(PD-1CE-CFP-FPC4)와 상호 운용되도록 100기가비트 이더넷 MIC 구성

주니퍼 네트웍스 유형 4 100기가비트 이더넷 PIC(모델 번호 PD-1CE-CFP-FPC4)와 상호 운용되도록 100기가비트 이더넷 MIC(MIC3-3D-1X100GE-CFP)를 [edit chassis fpc slot pic slot] 구성하기 위해 계층 수준에서 옵션과 forwarding-mode sa-multicast 함께 문을 사용할 수 있습니다.

SA 멀티캐스트 모드는 패킷 스티어링을 위해 소스 MAC 주소의 멀티캐스트 비트를 사용합니다. 기본적으로 SA 멀티캐스트 비트는 100기가비트 이더넷 MIC에서 전송되는 모든 패킷에 대해 0으로 설정됩니다. 송신 패킷 플로우는 100기가비트 이더넷 MIC에서 100기가비트 이더넷 PIC로 흐르는 트래픽입니다. 사용할 수 있는 VLAN 태그가 없으므로 SA 멀티캐스트 비트가 발신 패킷으로 전송됩니다. 다른 쪽 끝에서 100기가비트 이더넷 PIC는 비트를 보고 패킷을 패킷 포워딩 엔진 0 또는 1로 전달합니다. 수신 패킷 플로우는 100기가비트 이더넷 PIC에서 100기가비트 이더넷 MIC로 흐르는 트래픽입니다. 100기가비트 이더넷 PIC가 패킷을 전송할 때 수신된 패킷 포워딩 엔진 패킷을 기반으로 멀티캐스트 비트가 설정됩니다. 그런 다음 멀티캐스트 비트가 전송되고 MPC3E는 수신 시 멀티캐스트 비트를 확인합니다.

메모:

SA 멀티캐스트 비트는 소스 MAC 주소를 학습하는 동안 MPC3E에 의해 무시됩니다.

100 기가비트 이더넷 MIC 구성

100기가비트 이더넷 MIC와 100기가비트 이더넷 PIC 간의 상호 운용성 모드는 PIC 기반으로 구성됩니다. MPC3E에는 2개의 MIC 슬롯이 있습니다. 슬롯 0에 설치된 100기가비트 이더넷 MIC는 에 pic 0해당하고 슬롯 1에 설치된 MIC는 에 pic 2해당합니다.

메모:

구성은 PIC 0 및 PIC 2에서만 유효합니다.

다른 주니퍼 네트웍스 100기가비트 이더넷 PIC와 상호 연결을 위해 MPC 0, PIC 0에서 주니퍼 네트웍스 100기가비트 이더넷 MIC에서 SA 멀티캐스트 모드를 구성하려면 다음과 같이 명령을 사용하십시오 set chassis fpc slot pic slot forwarding-mode sa-multicast .

명령을 사용하여 show forwarding-mode 다음과 같이 결과 구성을 볼 수 있습니다.

100기가비트 이더넷 PIC 구성(PD-1CE-CFP-FPC4)

100기가비트 이더넷 PIC(PD-1CE-CFP-FPC4)의 기본 패킷 스티어링 모드는 SA 멀티캐스트 비트 모드입니다. 이 모드를 활성화하기 위해 100기가비트 이더넷 PIC에 SA 멀티캐스트 구성이 필요하지 않습니다.

메모:

SA 멀티캐스트 모드를 구성할 수 있지만 필수는 아닙니다.

100기가비트 이더넷 PIC는 Type 4 FPC와 2개의 50Gpbs 패킷 포워딩 엔진을 사용하여 100Gbps의 처리량을 달성합니다. 50Gpbs 물리적 인터페이스는 100기가비트 이더넷 PIC가 설치될 때 생성됩니다. 두 물리적 인터페이스가 표시되며 두 물리적 인터페이스 모두에서 구성이 허용됩니다. 100기가비트 이더넷 PIC의 물리적 인터페이스는 링크 어그리게이션 제어 프로토콜(LACP)을 활성화하지 않고 정적 LAG 모드로 구성해야 합니다. 이를 통해 두 개의 독립적인 50Gpbs 인터페이스 대신 100기가비트 이더넷 MIC에 연결된 링크에서 단일 100기가비트 어그리게이션 인터페이스를 볼 수 있습니다.

PIC가 어그리게이션 이더넷 모드에 있을 때, 동일한 PIC에 있는 두 개의 물리적 인터페이스는 하나의 AE 물리적 인터페이스로 어그리게이션됩니다. PIC가 두 개의 물리적 인터페이스로 구성되면 물리적 인터페이스 et-fpc/pic/0:0et-fpc/pic/0:1 을(를) 생성합니다. 여기서 은(는 fpc ) FPC 슬롯 번호이고 pic 은(는) PIC 슬롯 번호입니다. 예는 FPC 5에서 PIC 0에 대해 두 개의 물리적 인터페이스를 구성하는 방법을 보여줍니다.

유형 4 FPC에서 MPC4E(MPC4E-3D-2CGE-8XGE)와 100기가비트 이더넷 PIC 간의 상호 운용성

다음을 통해 MPC4E(MPC4E-3D-2CGE-8XGE)와 100기가비트 이더넷 PIC(PD-1CE-CFP-FPC4) 간의 상호 운용성을 지원할 수 있습니다.

  • MPC4E에서 소스 주소(SA) 멀티캐스트 비트 스티어링 모드 활성화.

  • 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4에서 2개의 50기가비트 이더넷 물리적 인터페이스를 하나의 어그리게이션 이더넷 물리적 인터페이스로 구성합니다.

SA 멀티캐스트 모드는 패킷 스티어링을 위해 소스 MAC 주소의 멀티캐스트 비트를 사용합니다. 기본적으로 SA 멀티캐스트 비트는 MPC4E에서 보낸 모든 패킷에 대해 0으로 설정됩니다. 송신 패킷 플로우는 MPC4E에서 100기가비트 이더넷 PIC로 흐르는 트래픽입니다. 사용할 수 있는 VLAN 태그가 없기 때문에 SA 멀티캐스트 비트가 발신 패킷으로 전송됩니다. 다른 쪽 끝에서 100기가비트 이더넷 PIC는 멀티캐스트 비트를 확인하고 패킷을 패킷 포워딩 엔진 0 또는 패킷 포워딩 엔진 1로 전달합니다. 수신 패킷 플로우는 100기가비트 이더넷 PIC에서 MPC4E로 흐르는 트래픽입니다. 100기가비트 이더넷 PIC가 패킷을 전송하면 패킷 포워딩 엔진에서 수신한 패킷을 기반으로 멀티캐스트 비트가 설정됩니다. 그런 다음 멀티캐스트 비트가 전송되고 MPC4E는 수신 시 멀티캐스트 비트를 확인합니다.

100기가비트 이더넷 PIC는 Type 4 FPC와 2개의 50Gbps 패킷 포워딩 엔진을 사용하여 100Gbps의 처리량을 달성합니다. 50Gbps 물리적 인터페이스는 100기가비트 이더넷 PIC를 연결하면 생성됩니다. 두 물리적 인터페이스가 표시되며 두 물리적 인터페이스 모두에서 구성이 허용됩니다. 100기가비트 이더넷 PIC의 물리적 인터페이스는 링크 어그리게이션 제어 프로토콜(LACP)을 활성화하지 않고 정적 LAG 모드로 구성해야 합니다. 이를 통해 두 개의 독립적인 50Gbps 인터페이스 대신 MPC4E에 연결하는 링크에서 단일 100기가비트 이더넷 어그리게이션 인터페이스를 볼 수 있습니다.

SA 멀티캐스트 모드를 사용하여 유형 4 FPC에서 100기가비트 이더넷 PIC와 상호 운용하도록 MPC4E(MPC4E-3D-2CGE-8XGE) 구성

다음 작업을 수행하여 MPC4E와 100기가비트 이더넷 PIC 간의 상호 운용성을 지원할 수 있습니다.

MPC4E에서 SA 멀티캐스트 비트 스티어링 모드 구성

MPC4E와 100기가비트 이더넷 PIC 간의 상호 운용성 모드는 PIC 기반으로 구성됩니다. MPC4E-3D-2CGE-8XGE는 고정 구성 MPC이며 모듈 인터페이스 카드(MIC)를 위한 별도의 슬롯을 포함하지 않습니다. MPC4E에는 두 개의 패킷 전달 엔진(PFE 0 호스트 PIC 0PIC 1 , PFE 1 호스트 PIC 2PIC 3)이 포함되어 있습니다.

메모:

이 구성은 PIC 1PIC 3에서만 유효합니다.

100기가비트 이더넷 PIC와의 상호 연결을 위해 MPC4E가 있는 MX480 라우터의 PIC 1 에서 SA 멀티캐스트 모드를 구성하려면 다음 단계를 따릅니다.

  1. 전송 모드를 로 sa-multicast지정하려면 계층 수준에서 명령문을 [edit chassis fpc slot pic slot] 포함합니다forwarding-mode.
  2. 전송 모드가 (으 sa-multicast)로 설정되어 있는지 확인하려면 다음 명령을 실행합니다.

이더넷 PIC에서 두 개의 50 기가비트 이더넷 물리적 인터페이스를 하나의 어그리게이션 이더넷 인터페이스로 구성

PIC가 어그리게이션된 이더넷 모드에 있을 때, 동일한 PIC에 있는 두 개의 물리적 인터페이스는 하나의 어그리게이션된 이더넷 물리적 인터페이스로 어그리게이션됩니다. PIC가 두 개의 물리적 인터페이스로 구성되면 물리적 인터페이스 et-x/y/0:0 및 et-x/y/0:,1을 생성합니다. 여기서 x 은 FPC 슬롯 번호이고 y 은(는) PIC 슬롯 번호입니다.

100기가비트 이더넷 PIC의 기본 패킷 스티어링 모드는 SA 멀티캐스트 비트 모드입니다. 이 모드를 활성화하기 위해 100기가비트 이더넷 PIC에서 SA 멀티캐스트 구성이 필요하지 않습니다.

메모:

SA 멀티캐스트 모드를 구성할 수 있지만 필수는 아닙니다.

  1. 생성할 어그리게이션 이더넷 인터페이스의 수를 지정하려면 다음을 따릅니다.
  2. 어그리게이션 이더넷 번들에 포함될 구성 요소를 지정하기 위해 다음을 수행합니다.
  3. 인터페이스에서 구성을 확인합니다.

Type 4 FPC에서 MPC7E-MRATE와 100기가비트 이더넷 PIC 간의 상호 운용성

다음을 통해 MPC7E(MPC7E-MRATE)와 100기가비트 이더넷 PIC(PD-1CE-CFP-FPC4) 간의 상호 운용성을 지원할 수 있습니다.

  • MPC7E에서 소스 주소(SA) 멀티캐스트 비트 스티어링 모드 활성화

  • 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4에서 2개의 50기가비트 이더넷 물리적 인터페이스를 하나의 어그리게이션 이더넷 물리적 인터페이스로 구성합니다.

SA 멀티캐스트 모드는 패킷 스티어링을 위해 소스 MAC 주소의 멀티캐스트 비트를 사용합니다. 기본적으로 SA 멀티캐스트 비트는 MPC7E에서 보낸 모든 패킷에 대해 0으로 설정됩니다. 송신 패킷 플로우는 MPC에서 100기가비트 이더넷 인터페이스로 흐르는 트래픽입니다. 사용할 수 있는 VLAN 태그가 없기 때문에 SA 멀티캐스트 비트가 발신 패킷으로 전송됩니다. 반면, 100 기가비트 이더넷 인터페이스는 멀티캐스트 비트를 확인하고 패킷을 패킷 포워딩 엔진 0 또는 패킷 포워딩 엔진 1로 전달합니다. 수신 패킷 플로우는 100기가비트 이더넷 인터페이스에서 MPC7E로 흐르는 트래픽입니다. 100 기가비트 이더넷 인터페이스가 패킷을 전송할 때, 멀티캐스트 비트는 패킷 포워딩 엔진에서 수신한 패킷을 기반으로 설정됩니다. 그런 다음 멀티캐스트 비트가 전송되고 MPC7E는 수신 시 멀티캐스트 비트를 확인합니다.

100기가비트 이더넷 PIC는 Type 4 FPC와 2개의 50Gbps 패킷 포워딩 엔진을 사용하여 100Gbps의 처리량을 달성합니다. 50Gbps 물리적 인터페이스는 100기가비트 이더넷 PIC를 연결하면 생성됩니다. 두 물리적 인터페이스가 표시되며 두 물리적 인터페이스 모두에서 구성이 허용됩니다. 100기가비트 이더넷 PIC의 물리적 인터페이스는 링크 어그리게이션 제어 프로토콜(LACP)을 활성화하지 않고 정적 LAG 모드로 구성해야 합니다. 이를 통해 두 개의 독립적인 50Gbps 인터페이스 대신 MPC7E에 연결하는 링크에서 단일 100기가비트 이더넷 어그리게이션 인터페이스를 볼 수 있습니다.

SA 멀티캐스트 모드를 사용하는 유형 4 FPC에서 100기가비트 이더넷 PIC와 상호 운용되도록 MPC7E-MRATE 구성

다음 작업을 수행하여 MPC7E(MPC7E-MRATE)와 100기가비트 이더넷 PIC 간의 상호 운용성을 지원할 수 있습니다.

MPC7E에서 SA 멀티캐스트 비트 스티어링 모드 구성

MPC7E(MPC7E-MRATE)와 100기가비트 이더넷 PIC 간의 상호 운용성 모드는 PIC 기반으로 구성됩니다. MPC7E는 고정 구성 MPC이며 MIC(Modular Interfaces Card)를 위한 별도의 슬롯을 포함하지 않습니다. MPC7E에는 두 개의 패킷 전달 엔진(PFE 0 호스트 PIC 0PFE 1 호스트 PIC 1 )이 포함되어 있습니다.

100기가비트 이더넷 PIC와의 상호 연결을 위해 MPC7E-MRATE의 PIC 1에서 SA 멀티캐스트 모드를 FPC13구성하려면 다음을 수행합니다.

  1. 전송 모드를 로 sa-multicast지정하려면 계층 수준에서 명령문을 [edit chassis fpc slot pic slot] 포함합니다forwarding-mode.
  2. 전송 모드가 (으 sa-multicast)로 설정되어 있는지 확인하려면 다음 명령을 실행합니다.

이더넷 PIC에서 두 개의 50 기가비트 이더넷 물리적 인터페이스를 하나의 어그리게이션 이더넷 인터페이스로 구성

PIC가 어그리게이션된 이더넷 모드에 있을 때, 동일한 PIC에 있는 두 개의 물리적 인터페이스는 하나의 어그리게이션된 이더넷 물리적 인터페이스로 어그리게이션됩니다. PIC가 두 개의 물리적 인터페이스로 구성되면 물리적 인터페이스 et-x/y/0:0 및 et-x/y/0:,1을 생성합니다. 여기서 x 은 FPC 슬롯 번호이고 y 은(는) PIC 슬롯 번호입니다.

100기가비트 이더넷 PIC의 기본 패킷 스티어링 모드는 SA 멀티캐스트 비트 모드입니다. 이 모드를 활성화하기 위해 100기가비트 이더넷 PIC에서 SA 멀티캐스트 구성이 필요하지 않습니다.

메모:

SA 멀티캐스트 모드를 구성할 수 있지만 필수는 아닙니다.

  1. 생성할 어그리게이션 이더넷 인터페이스의 수를 지정하려면 다음을 따릅니다.
  2. 어그리게이션 이더넷 번들에 포함될 구성 요소를 지정하기 위해 다음을 수행합니다.
  3. 인터페이스에서 구성을 확인합니다.

유형 4 FPC에서 MPC8E(MX2K-MPC8E)와 100기가비트 이더넷 PIC 간의 상호 운용성

다음을 통해 MPC8E(MX2K-MPC8E)와 100기가비트 이더넷 PIC(PD-1CE-CFP-FPC4) 간의 상호 운용성을 지원할 수 있습니다.

  • MPC8E에서 소스 주소(SA) 멀티캐스트 비트 스티어링 모드 활성화.

  • 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4에서 2개의 50기가비트 이더넷 물리적 인터페이스를 하나의 어그리게이션 이더넷 물리적 인터페이스로 구성합니다.

SA 멀티캐스트 모드는 패킷 스티어링을 위해 소스 MAC 주소의 멀티캐스트 비트를 사용합니다. 기본적으로 SA 멀티캐스트 비트는 MPC8E가 전송하는 모든 패킷에 대해 0으로 설정됩니다. 송신 패킷 플로우는 MPC에서 100기가비트 이더넷 인터페이스로 흐르는 트래픽입니다. 사용할 수 있는 VLAN 태그가 없기 때문에 SA 멀티캐스트 비트가 발신 패킷으로 전송됩니다. 다른 쪽 끝에서 100 기가비트 이더넷 인터페이스는 멀티캐스트 비트를 확인하고 패킷을 패킷 포워딩 엔진 0 또는 패킷 포워딩 엔진 1로 전달합니다. 수신 패킷 플로우는 100기가비트 이더넷 인터페이스에서 MPC8E로 흐르는 트래픽입니다. 100기가비트 이더넷 인터페이스가 패킷을 전송하면 패킷 포워딩 엔진에서 수신한 패킷을 기반으로 멀티캐스트 비트가 설정됩니다. 그런 다음 멀티캐스트 비트가 전송되고 MPC8E는 수신 시 멀티캐스트 비트를 확인합니다.

100기가비트 이더넷 PIC는 Type 4 FPC와 2개의 50Gbps 패킷 포워딩 엔진을 사용하여 100Gbps의 처리량을 달성합니다. 50Gbps 물리적 인터페이스는 100기가비트 이더넷 PIC를 연결하면 생성됩니다. 두 물리적 인터페이스가 표시되며 두 물리적 인터페이스 모두에서 구성이 허용됩니다. 100기가비트 이더넷 PIC의 물리적 인터페이스는 링크 어그리게이션 제어 프로토콜(LACP)을 활성화하지 않고 정적 LAG 모드로 구성해야 합니다. 이를 통해 두 개의 독립적인 50Gbps 인터페이스 대신 MPC8E에 연결된 링크에서 단일 100기가비트 이더넷 어그리게이션 인터페이스를 볼 수 있습니다.

SA 멀티캐스트 모드를 사용하는 유형 4 FPC에서 100기가비트 이더넷 PIC와 상호 운용되도록 MPC8E 구성

다음 작업을 수행하여 MPC8E(MX2K-MPC8E)와 100기가비트 이더넷 PIC 간의 상호 운용성을 지원할 수 있습니다.

MPC8E에서 SA 멀티캐스트 비트 스티어링 모드 구성

MPC8E와 100기가비트 이더넷 PIC 간의 상호 운용성 모드는 PIC 기반으로 구성됩니다. MPC8E(MX2K-MPC8E)는 MIC(Modular Interfaces Card)용 슬롯이 2개 있는 모듈형 MPC입니다. MPC8E에는 4개의 패킷 전달 엔진(PIC 0 , 호스트 PFE 0PFE 1)이 포함되어 있습니다. PIC 1PFE 2PFE 3을 호스트합니다.

100기가비트 이더넷 PIC와의 상호 연결을 위해 MPC8E의 PIC 1에서 FPC 7SA 멀티캐스트 모드를 구성하려면:

  1. 전송 모드를 로 sa-multicast지정하려면 계층 수준에서 명령문을 [edit chassis fpc slot pic slot] 포함합니다forwarding-mode.
  2. 전송 모드가 (으 sa-multicast)로 설정되어 있는지 확인하려면 다음 명령을 실행합니다.

이더넷 PIC에서 두 개의 50 기가비트 이더넷 물리적 인터페이스를 하나의 어그리게이션 이더넷 인터페이스로 구성

PIC가 어그리게이션된 이더넷 모드에 있을 때, 동일한 PIC에 있는 두 개의 물리적 인터페이스는 하나의 어그리게이션된 이더넷 물리적 인터페이스로 어그리게이션됩니다. PIC가 두 개의 물리적 인터페이스로 구성되면 물리적 인터페이스 et-x/y/0:0 및 et-x/y/0:,1을 생성합니다. 여기서 x 은 FPC 슬롯 번호이고 y 은(는) PIC 슬롯 번호입니다.

100기가비트 이더넷 PIC의 기본 패킷 스티어링 모드는 SA 멀티캐스트 비트 모드입니다. 이 모드를 활성화하기 위해 100기가비트 이더넷 PIC에서 SA 멀티캐스트 구성이 필요하지 않습니다.

메모:

SA 멀티캐스트 모드를 구성할 수 있지만 필수는 아닙니다.

  1. 생성할 어그리게이션 이더넷 인터페이스의 수를 지정하려면 다음을 따릅니다.
  2. 어그리게이션 이더넷 번들에 포함될 구성 요소를 지정하기 위해 다음을 수행합니다.
  3. 인터페이스에서 구성을 확인합니다.

유형 4 FPC에서 MPC9E(MX2K-MPC9E)와 100기가비트 이더넷 PIC 간의 상호 운용성

다음을 통해 MPC9E(MX2K-MPC9E)와 100기가비트 이더넷 PIC(PD-1CE-CFP-FPC4) 간의 상호 운용성을 지원할 수 있습니다.

  • MPC9E에서 소스 주소(SA) 멀티캐스트 비트 스티어링 모드를 활성화합니다.

  • 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4에서 2개의 50기가비트 이더넷 물리적 인터페이스를 하나의 어그리게이션 이더넷 물리적 인터페이스로 구성합니다.

SA 멀티캐스트 모드는 패킷 스티어링을 위해 소스 MAC 주소의 멀티캐스트 비트를 사용합니다. 기본적으로 SA 멀티캐스트 비트는 MPC9E에서 보낸 모든 패킷에 대해 0으로 설정됩니다. 송신 패킷 플로우는 MPC9E에서 100기가비트 이더넷 인터페이스로 흐르는 트래픽입니다. 사용할 수 있는 VLAN 태그가 없기 때문에 SA 멀티캐스트 비트가 발신 패킷으로 전송됩니다. 다른 쪽 끝에서 100 기가비트 이더넷 인터페이스는 멀티캐스트 비트를 확인하고 패킷을 패킷 포워딩 엔진 0 또는 패킷 포워딩 엔진 1로 전달합니다. 수신 패킷 플로우는 100기가비트 이더넷 인터페이스에서 MPC9E로 흐르는 트래픽입니다. 100 기가비트 이더넷 인터페이스가 패킷을 전송할 때, 멀티캐스트 비트는 패킷 포워딩 엔진에서 수신한 패킷을 기반으로 설정됩니다. 그런 다음 멀티캐스트 비트가 전송되고 MPC9E는 수신 시 멀티캐스트 비트를 확인합니다.

100기가비트 이더넷 PIC는 Type 4 FPC와 2개의 50Gbps 패킷 포워딩 엔진을 사용하여 100Gbps의 처리량을 달성합니다. 50Gbps 물리적 인터페이스는 100기가비트 이더넷 PIC를 연결하면 생성됩니다. 두 물리적 인터페이스가 표시되며 두 물리적 인터페이스 모두에서 구성이 허용됩니다. 100기가비트 이더넷 PIC의 물리적 인터페이스는 링크 어그리게이션 제어 프로토콜(LACP)을 활성화하지 않고 정적 LAG 모드로 구성해야 합니다. 이를 통해 두 개의 독립적인 50Gbps 인터페이스 대신 MPC9E에 연결하는 링크에서 단일 100기가비트 이더넷 어그리게이션 인터페이스를 볼 수 있습니다.

SA 멀티캐스트 모드를 사용하는 유형 4 FPC에서 100기가비트 이더넷 PIC와 상호 운용되도록 MPC9E 구성

다음 작업을 수행하여 MPC9E(MX2K-MPC9E)와 100기가비트 이더넷 PIC 간의 상호 운용성을 지원할 수 있습니다.

MPC9E에서 SA 멀티캐스트 비트 스티어링 모드 구성

MPC9E와 100기가비트 이더넷 PIC 간의 상호 운용성 모드는 PIC 기반으로 구성됩니다. MPC9E(MX2K-MPC9E)는 MIC(Modular Interfaces Card)를 위한 2개의 슬롯을 포함하는 모듈형 MPC입니다. MPC9E에는 4개의 패킷 전달 엔진(PIC 0 , 호스트 PFE 0PFE 1)이 포함되어 있습니다. PIC 1 PFE 2PFE 3을 호스트합니다.

에서 SA 멀티캐스트 모드를 FPC 19구성하려면, 100기가비트 이더넷 PIC와의 상호 연결을 위한 MPC9E의 PIC 1 :

  1. 전송 모드를 로 sa-multicast지정하려면 계층 수준에서 명령문을 [edit chassis fpc slot pic slot] 포함합니다forwarding-mode.
  2. 전송 모드가 (으 sa-multicast)로 설정되어 있는지 확인하려면 다음 명령을 실행합니다.

이더넷 PIC에서 두 개의 50 기가비트 이더넷 물리적 인터페이스를 하나의 어그리게이션 이더넷 인터페이스로 구성

PIC가 어그리게이션된 이더넷 모드에 있을 때, 동일한 PIC에 있는 두 개의 물리적 인터페이스는 하나의 어그리게이션된 이더넷 물리적 인터페이스로 어그리게이션됩니다. PIC가 두 개의 물리적 인터페이스로 구성되면 물리적 인터페이스 et-x/y/0:0 및 et-x/y/0:,1을 생성합니다. 여기서 x 은 FPC 슬롯 번호이고 y 은(는) PIC 슬롯 번호입니다.

100기가비트 이더넷 PIC의 기본 패킷 스티어링 모드는 SA 멀티캐스트 비트 모드입니다. 이 모드를 활성화하기 위해 100기가비트 이더넷 PIC에서 SA 멀티캐스트 구성이 필요하지 않습니다.

메모:

SA 멀티캐스트 모드를 구성할 수 있지만 필수는 아닙니다.

  1. 생성할 어그리게이션 이더넷 인터페이스의 수를 지정하려면 다음을 따릅니다.
  2. 어그리게이션 이더넷 번들에 포함될 구성 요소를 지정하기 위해 다음을 수행합니다.
  3. 인터페이스에서 구성을 확인합니다.