Modules d’interface MX480 — DPC
Description du concentrateur de ports dense MX480 (DPC)
Un concentrateur de ports dense (DPC) est optimisé pour la densité Ethernet (voir figure 1). L’assemblage DPC combine des interfaces de transfert de paquets et Ethernet sur une carte unique, avec deux ou quatre moteurs de transfert de paquets de 10 Gbit/s. Chaque moteur de transfert de paquets se compose d’une puce I pour le traitement de couche 3 et d’un processeur réseau de couche 2. Les DPC s’interfacent avec les blocs d’alimentation et les cartes de contrôle des commutateurs (SCB).
Les emplacements DPC sont situés à l’avant du routeur (voir figure 1). Le routeur dispose de six emplacements DPC dédiés numérotés de 0 à 5. Une DPC peut être installée dans n’importe quel emplacement DPC du routeur. Vous pouvez installer n’importe quelle combinaison de DPC types dans le routeur. Si un emplacement n’est pas occupé par un DPC, un panneau vide DPC doit être installé pour protéger l’emplacement vide et permettre à l’air de refroidissement de circuler correctement dans le routeur.
Les DPC sont amovibles à chaud et insérables à chaud, comme décrit dans les unités remplaçables sur site (FRUs) MX480. Lorsque vous installez un DPC dans un routeur opérationnel, le moteur de routage télécharge le logiciel DPC, le DPC exécute ses diagnostics et les moteurs de transfert de paquets hébergés sur le DPC sont activés. Le transfert sur d’autres DPC se poursuit sans interruption pendant ce processus.
La figure 1 illustre les DPC typiques pris en charge sur le routeur MX480. Pour plus d’informations sur les DPC, consultez la référence du module d’interface MX Series.


composants DPC
Chaque DPC se compose des composants suivants :
DPC couverture, qui fonctionne comme un plan de terre et un raidisseur.
Interfaces de structure.
Deux interfaces Gigabit Ethernet qui permettent d’envoyer des informations de contrôle, des informations de routage et des statistiques entre le moteur de routage et le processeur sur les DPC.
Deux interfaces issues des SCB qui permettent d’alimenter et de contrôler les DPC.
Connecteurs physiques DPC.
Deux ou quatre moteurs de transfert de paquets.
Connecteurs et circuits d’alimentation à fond de panier.
Sous-système de processeur comprenant un processeur 1,2 GHz, un contrôleur système et 1 Go de SDRAM.
Bouton en ligne : prend le DPC en ligne ou hors ligne lorsque vous appuyez sur une pression.
LEDs sur la DPC faceplate. Pour plus d’informations sur les LED sur la plaque DPC, consultez la référence du module d’interface MX Series.
Deux LED, situées sur l’interface du vaisseau au-dessus du DPC, affichent l’état du DPC et sont étiquetées OK et FAIL.
Voir aussi
Numérotation des ports et des interfaces DPC MX480
Chaque port d’une DPC correspond à un nom d’interface unique dans la CLI.
Dans la syntaxe d’un nom d’interface, un trait d’union (-
) sépare le type de support du nombre de DPC (représenté comme un FPC
dans la CLI). Le numéro d’emplacement DPC correspond au premier numéro de l’interface. Le deuxième numéro de l’interface correspond au numéro PIC logique. Le dernier numéro de l’interface correspond au numéro de port sur le DPC. Les barres tranchées (/
) séparent le numéro DPC du numéro PIC logique et du numéro de port.
type-fpc/pic/port
type— Type de support, qui identifie l’équipement réseau. Par exemple :
ge—Interface Gigabit Ethernet
interface SONET/SDH
xe — interface 10 Gigabit Ethernet
Pour obtenir la liste complète des types de médias, voir Présentation de l’appellation des interfaces.
fpc: emplacement dans lequel le DPC est installé. Sur le routeur MX480, les DPC sont représentés dans la CLI comme
FPC 0
viaFPC 5
.pic— PIC logique sur le DPC. Le nombre de PIC logiques varie en fonction du type de DPC. Par exemple, un :
L’DPC Gigabit Ethernet 20 ports dispose de deux PIC logiques, numérotés de 0 à 1.
L’DPC Gigabit Ethernet 40 ports dispose de quatre PIC logiques, numérotés de 0 à 3.
L’DPC 2 ports 10 Gigabit Ethernet dispose de deux PIC logiques, numérotés de 0 à 1.
L’DPC 4 ports 10 Gigabit Ethernet dispose de quatre PIC logiques, numérotés de 0 à 3.
Pour plus d’informations sur les DPC spécifiques, consultez les DPC pris en charge sur les routeurs MX240, MX480 et MX960 dans la référence du module d’interface MX Series.
port— Numéro de port.
Le routeur MX480 prend en charge jusqu’à six DPC qui s’installent horizontalement et sont numérotés de 0 à 5 de bas en haut.
La figure 3 montre un DPC Gigabit Ethernet à 40 ports avec SFP installé dans l’emplacement 3 du routeur MX480.

Le DPC contient quatre PIC logiques numérotés PIC 0
PIC 3
dans la CLI. Chaque PIC logique contient 10 ports numérotés de 0 à 9.
La show chassis hardware
sortie de commande affiche un DPC Gigabit Ethernet à 40 ports avec SFP (DPCE-R-40GE-SFP) installé dans DPC emplacement 3. Le DPC (DPCE 40x 1GE R
) est affiché comme FPC 3
dans la CLI. Les quatre PIC logiques de l’DPC sont 10x 1GE(LAN)
illustrés par PIC 0
le biais PIC 3
de .
user@host> show chassis hardware ... FPC 3 REV 07 750-018122 KB8222 DPCE 40x 1GE R CPU REV 06 710-013713 KA9010 DPC PMB PIC 0 BUILTIN BUILTIN 10x 1GE(LAN) Xcvr 0 REV 01 740-011782 PCH2NU4 SFP-SX Xcvr 1 REV 01 740-011782 PCH2P4R SFP-SX Xcvr 2 REV 01 740-011782 PCH2NYL SFP-SX Xcvr 3 REV 01 740-011782 PCH2UW6 SFP-SX Xcvr 4 REV 01 740-011782 PCH2P4N SFP-SX Xcvr 5 REV 01 740-011782 PCH2UME SFP-SX Xcvr 6 REV 01 740-011613 PCE1H5P SFP-SX Xcvr 7 REV 01 740-011782 PCH2UFG SFP-SX Xcvr 8 REV 02 740-011613 AM0947SEYU2 SFP-SX Xcvr 9 REV 02 740-011613 AM0947SEYTQ SFP-SX PIC 1 BUILTIN BUILTIN 10x 1GE(LAN) Xcvr 0 REV 01 740-011782 PCH2UYF SFP-SX Xcvr 1 REV 01 740-011782 PCH2P4L SFP-SX Xcvr 2 REV 01 740-011782 PCH2UCL SFP-SX Xcvr 3 REV 01 740-011782 PCH2P4X SFP-SX Xcvr 4 REV 01 740-011782 PCH2P1E SFP-SX Xcvr 5 REV 01 740-011782 PCH2UD2 SFP-SX Xcvr 6 REV 01 740-011782 PCH2PLC SFP-SX Xcvr 7 REV 01 740-011782 PCH2UDJ SFP-SX Xcvr 8 REV 02 740-011613 AM0947SEX7S SFP-SX PIC 2 BUILTIN BUILTIN 10x 1GE(LAN) Xcvr 0 REV 01 740-011782 PCH2NV7 SFP-SX Xcvr 1 REV 01 740-011782 PCH2P6Q SFP-SX Xcvr 2 REV 01 740-011782 PCH2NUG SFP-SX Xcvr 3 REV 01 740-011782 PCH2P10 SFP-SX Xcvr 9 REV 02 740-011613 AM0947SEXBT SFP-SX PIC 3 BUILTIN BUILTIN 10x 1GE(LAN) Xcvr 0 REV 01 740-011782 PCH2PL4 SFP-SX Xcvr 1 REV 01 740-011782 PCH2P1K SFP-SX Xcvr 2 REV 01 740-011782 PCH2PLM SFP-SX Xcvr 3 REV 01 740-011782 PCH2UFF SFP-SX Xcvr 8 REV 02 740-011613 AM1003SFV5S SFP-SX Xcvr 9 REV 02 740-011613 AM0947SEXBX SFP-SX ...
La show interfaces terse
sortie de commande affiche les interfaces Gigabit Ethernet qui correspondent aux 40 ports situés sur le DPC.
user@host>show interfaces terse ge-3* Interface Admin Link Proto Local Remote ge-3/0/0 up up ge-3/0/1 up down ge-3/0/2 up up ge-3/0/3 up up ge-3/0/4 up up ge-3/0/5 up up ge-3/0/6 up up ge-3/0/7 up up ge-3/0/8 up up ge-3/0/9 up up ge-3/1/0 up down ge-3/1/1 up down ge-3/1/2 up down ge-3/1/3 up down ge-3/1/4 up up ge-3/1/5 up up ge-3/1/6 up up ge-3/1/7 up up ge-3/1/8 up up ge-3/1/9 up down ge-3/2/0 up down ge-3/2/1 up down ge-3/2/2 up down ge-3/2/3 up down ge-3/2/4 up down ge-3/2/5 up down ge-3/2/6 up down ge-3/2/7 up down ge-3/2/8 up down ge-3/2/9 up down ge-3/3/0 up down ge-3/3/1 up down ge-3/3/2 up down ge-3/3/3 up down ge-3/3/4 up down ge-3/3/5 up down ge-3/3/6 up down ge-3/3/7 up down ge-3/3/8 up down ge-3/3/9 up down
Voir aussi
LEDs de concentrateur de ports denses (DPC) MX480
Deux LEDs, situés sur l’interface du vaisseau au-dessus du DPC, affichent l’état du DPC et sont étiquetés OK et FAIL. Pour plus d’informations sur les DPC LEDs sur l’interface d’artisanat, consultez les DPC et les LEDs MPC sur l’interface d’artisanat MX480.
Chaque DPC a également des LEDs situés sur la plaque avant. Pour plus d’informations sur les LED sur la plaque DPC, consultez la section « LEDs » pour chaque DPC dans la référence du module d’interface MX Series.
Voir aussi
DPC pris en charge sur les routeurs MX240, MX480 et MX960
Ces DPC ont tous été annoncés en fin de vie (EOL). Les dates de fin de support (EOS) de chaque modèle sont publiées à https://www.juniper.net/support/eol/mseries_hw.html.
Le tableau 1 répertorie les DPC pris en charge par les routeurs MX240, MX480 et MX960.
nom de DPC |
Numéro de modèle DPC |
Ports |
Débit maximal par DPC |
Première version junos OS |
---|---|---|---|---|
Gigabit Ethernet | ||||
DPC-R-40GE-SFP Fin de vie (voir PSN-TSB14931 ) |
40 |
40 Gbit/s |
8.2 |
|
DPCE-R-40GE-SFP EOL (voir PSN-TSB16810) |
40 |
40 Gbit/s |
8.4 |
|
DPCE-X-40GE-SFP EOL (voir PSN-TSB16810) |
40 |
40 Gbit/s |
8.4 |
|
Services Ethernet de file d’attente améliorée Gigabit Ethernet DPC avec SFP |
DPCE-X-Q-40GE-SFP Fin de vie (voir PSN-TSB16059) |
40 |
40 Gbit/s |
8.5 |
DPC de services IP de file d’attente améliorés Gigabit Ethernet avec SFP |
DPCE-R-Q-20GE-SFP Fin de vie (voir PSN-TSB16059) |
20 |
20 Gbit/s |
9.1 |
DPC de services IP de file d’attente améliorés Gigabit Ethernet avec SFP |
DPCE-R-Q-40GE-SFP EOL (voir PSN-TSB15618) |
40 |
40 Gbit/s |
8.5 |
DPC-R-4XGE-XFP Fin de vie (voir PSN-TSB14931 ) |
4 |
40 Gbit/s |
8.2 |
|
10 Gigabit Ethernet | ||||
DPCE-R-2XGE-XFP EOL (voir PSN-TSB15618) |
2 |
20 Gbit/s |
9.1 |
|
DPCE-R-4XGE-XFP EOL (voir PSN-TSB16810) |
4 |
40 Gbit/s |
8.4 |
|
Services Ethernet améliorés 10 Gigabit Ethernet DPC avec XFP |
DPCE-X-4XGE-XFP EOL (voir PSN-TSB16810) |
4 |
40 Gbit/s |
8.4 |
Services de file d’attente 10 Gigabit Ethernet améliorés DPC avec XFP |
DPCE-X-Q-4XGE-XFP Fin de vie (voir PSN-TSB16059) |
4 |
40 Gbit/s |
8.5 |
Services IP de file d’attente améliorés 10 Gigabit Ethernet DPC avec XFP |
DPCE-R-Q-4XGE-XFP EOL (voir PSN-TSB15618) |
4 |
40 Gbit/s |
8.5 |
Ethernet multi-débit | ||||
DPCE-R-20GE-2XGE EOL (voir PSN-TSB15618) |
22 |
40 Gbit/s |
9.2 |
|
Services Ethernet améliorés Ethernet multi-débit DPC avec SFP et XFP |
DPCE-X-20GE-2XGE EOL (voir PSN-TSB15618) |
22 |
40 Gbit/s |
9.2 |
Services de file d’attente ethernet multi-débit DPC avec SFP et XFP |
DPCE-R-Q-20GE-2XGE EOL (voir PSN-TSB16810) |
22 |
40 Gbit/s |
9.3 |
Ethernet tri-débit | ||||
DPCE-R-40GE-TX Fin de vie (voir PSN-TSB16059) |
40 |
40 Gbit/s |
9.1 |
|
DPCE-X-40GE-TX EOL (voir PSN – TSB15619 ) |
40 |
40 Gbit/s |
9.1 |
|
Services | ||||
MS-DPC EOL (voir PSN–TSB16812 ) |
2 (Non pris en charge) |
– |
9.3 |