Help us improve your experience.

Let us know what you think.

Do you have time for a two-minute survey?

 
 

Présentation du système ACX1000 et ACX1100

Présentation du routeur métro universel ACX1000 et ACX1100

Les routeurs métropolitains universels ACX1000 et ACX1100 sont principalement conçus pour fournir une gestion supérieure afin d’assurer un provisionnement rapide du réseau d’accès. Les routeurs ACX Series prennent en charge de riches capacités Gigabit Ethernet et 10 Gigabit Ethernet pour la liaison montante, ainsi que les interfaces héritées et Gigabit Ethernet dans un format compact, protégé contre les environnements et refroidi passivement. Le MPLS transparent de bout en bout peut être utilisé pour répondre aux exigences existantes et émergentes afin de jeter les bases d’un réseau convergé qui utilise la même infrastructure de backhaul mobile pour les services professionnels ou résidentiels.

Les routeurs sont des routeurs monocarte avec un moteur de routage intégré et un moteur de transfert de paquets. Le moteur de transfert de paquets possède un « pseudo » concentrateur PIC flexible (FPC 0). Comme il n’y a pas de structure de commutation, le moteur de transfert de paquets unique se charge du transfert de paquets.

  • Moteur de routage : fournit des services de routage de couche 3 et la gestion du réseau.

  • Packet Forwarding Engine (moteur de transfert de paquets) : effectue la commutation de paquets de couche 2 et de couche 3, les recherches de routage et le transfert de paquets.

Le routeur ACX Series est alimenté par Junos OS et prend en charge des fonctionnalités étendues de L2 et L3, IP et MPLS avec l’ingénierie du trafic, la gestion de réseau riche, la gestion des pannes, la surveillance des services et les capacités d’exploitation, d’administration et de maintenance (OAM), et un système ouvert de kit de développement logiciel (SDK) qui permet aux fournisseurs de personnaliser et d’intégrer les opérations à leurs propres systèmes de gestion. Pour obtenir la liste de la documentation Junos OS associée, reportez-vous à la section https://www.juniper.net/documentation/software/junos/.

Dans le cadre du backhaul mobile, le routeur ACX Series sur le site cellulaire et le routeur MX Series sur la couche d’agrégation fournissent des fonctionnalités Ethernet, MPLS et OAM complètes de bout en bout avec le système d’exploitation Junos fonctionnant sur les deux plates-formes.

Les routeurs compacts ont une unité rack (U, c’est-à-dire 1,75 po ou 4,45 cm) de hauteur. Plusieurs routeurs peuvent être empilés dans un seul rack du sol au plafond pour une densité de ports accrue par unité de surface au sol.

Le châssis est une structure rigide en tôle qui abrite tous les autres composants du routeur. Le châssis mesure 1,75 po. (4,45 cm) de haut, 9,4 po (24 cm) de profondeur, et 17,5 po. (44,5 cm) de large. Les bords extérieurs des supports de montage étendent la largeur à 19 pouces. (48 cm) (des supports de montage avant à l’arrière du châssis). Le châssis s’installe dans des armoires fermées standard de 300 mm de profondeur (ou plus), de 19 pouces. racks d’équipement ou racks à châssis ouvert telco.

Avantages des routeurs ACX1000 et ACX1100

  • Space efficiency—Conformes aux spécifications ETSI 300, les routeurs ACX1000 sont faciles à déployer dans les environnements où l’espace rack et le refroidissement sont limités.

  • Improved operational efficiency with zero-touch deployment (ZTD): les routeurs ACX Series prennent en charge un modèle de déploiement sans intervention (ZTD) qui réduit considérablement le temps nécessaire à l’installation et au provisionnement de tout nouvel équipement, ce qui améliore l’efficacité opérationnelle.

  • Installation flexibility with an environmentally hardened design: la plupart des routeurs ACX Series sont résistants à la température et prennent en charge le refroidissement passif pour les déploiements en extérieur dans des conditions météorologiques extrêmes.

Description du routeur ACX1000

Les routeurs ACX1000 contiennent huit ports T1/E1 et douze ports Gigabit Ethernet, dont huit ports RJ-45. Les ports étiquetés COMBO PORTS fournissent quatre ports RJ-45 supplémentaires ou quatre ports SFP Gigabit Ethernet. Vous ne pouvez utiliser qu’un seul ensemble de ports combinés à la fois.

Les figures 1 et 2 montrent les vues avant et arrière du routeur ACX1000.

Figure 1 : vue avant du routeur Front View of the ACX1000 Router ACX1000
Figure 2 : vue arrière du routeur Rear View of the ACX1000 Router ACX1000

Description du routeur ACX1100

Les routeurs ACX1100 contiennent douze ports Gigabit Ethernet, dont huit ports RJ-45. Les ports étiquetés COMBO PORTS fournissent quatre ports RJ-45 supplémentaires ou quatre ports SFP Gigabit Ethernet. Vous ne pouvez utiliser qu’un seul ensemble de ports combinés à la fois.

Les figures 3 et 4 montrent les vues avant et arrière du routeur ACX1100.

Figure 3 : vue avant du routeur Front View of the ACX1100 Router ACX1100
Figure 4 : vue arrière du routeur Rear View of the ACX1100 Router ACX1100

Routeurs ACX1000 et ACX1100 Mappage terminologique matériel et CLI

Routeurs ACX1000 et ACX1100 Mappage terminologique matériel et CLI

Le Tableau 1 décrit les termes matériels utilisés dans ACX1000 documentation du routeur et les termes correspondants utilisés dans l’interface de ligne de commande (CLI) Junos OS. La figure 5 montre l’emplacement des ports des interfaces.

Tableau 1 : équivalents CLI des termes utilisés dans la documentation pour ACX1000 routeur

Élément matériel (tel qu’affiché dans l’interface de ligne de commande)

Description (telle qu’affichée dans l’interface de ligne de commande)

Valeur (telle qu’affichée dans l’interface de ligne de commande)

Élément dans la documentation

Informations supplémentaires

Châssis

ACX1000

Châssis de routeur

Spécifications physiques du châssis pour les routeurs ACX1000 et ACX1100

FPC (n)

Nom abrégé du concentrateur PIC flexible (FPC)

La valeur de n est toujours égale à 0.

Le routeur n’a pas de FPC réels. Dans ce cas, FPC fait référence au routeur lui-même.

Conventions de dénomination des interfaces utilisées dans les commandes opérationnelles de Junos OS

CIP (n)

Nom abrégé de la carte d’interface physique (PIC)

n est une valeur comprise entre 0 et 2.

Le routeur n’a pas de périphériques PIC réels; voir les entrées pour PIC 0 à PIC 2 pour l’élément équivalent sur le routeur.

Conventions de dénomination des interfaces utilisées dans les commandes opérationnelles de Junos OS

8x T1/E1 (RJ-48)

PIC 0

Ports réseau intégrés sur le panneau avant du routeur

Présentation du routeur métro universel ACX1000 et ACX1100

8x 1GE (RJ-45)

PIC 1

Ports de liaison montante intégrés sur le panneau avant du routeur

Présentation du routeur métro universel ACX1000 et ACX1100

L’un des éléments suivants :

  • 4x 1GE (RJ-45)

  • 4x 1GE (SFP)

PIC 2

Ports de liaison montante intégrés sur le panneau avant du routeur

Présentation du routeur métro universel ACX1000 et ACX1100

Xcvr (n)

Nom abrégé de l’émetteur-récepteur

n est une valeur équivalente au numéro du port dans lequel l’émetteur-récepteur est installé.

Émetteurs-récepteurs optiques

Ports de liaison montante sur les routeurs ACX1000 et ACX1100

Alimentation (n)

Alimentation intégrée

La valeur de n est toujours égale à 0.

Alimentation CC

Présentation de ACX1000 et ACX1100 Power

Fan

Fan

Fan

Système de refroidissement et flux d’air dans un routeur ACX1000 et ACX1100

Figure 5 : mappage des ACX1000 Interface Port Mapping ports d’interface ACX1000

Cartographie terminologique matériel et CLI des routeurs ACX1100

Le Tableau 2 décrit les termes matériels utilisés dans la documentation ACX1100 routeur et les termes correspondants utilisés dans l’interface de ligne de commande (CLI) Junos OS. La figure 6 montre l’emplacement des ports des interfaces.

Tableau 2 : équivalents CLI des termes utilisés dans la documentation des routeurs ACX1100

Élément matériel (tel qu’affiché dans l’interface de ligne de commande)

Description (telle qu’affichée dans l’interface de ligne de commande)

Valeur (telle qu’affichée dans l’interface de ligne de commande)

Élément dans la documentation

Informations supplémentaires

Châssis

ACX1100

Châssis de routeur

Spécifications physiques du châssis pour les routeurs ACX1000 et ACX1100

FPC (n)

Nom abrégé du concentrateur PIC flexible (FPC)

La valeur de n est toujours égale à 0.

Le routeur n’a pas de FPC réels. Dans ce cas, FPC fait référence au routeur lui-même.

Conventions de dénomination des interfaces utilisées dans les commandes opérationnelles de Junos OS

CIP (n)

Nom abrégé de la carte d’interface physique (PIC)

n est une valeur comprise entre 0 et 1.

Le routeur n’a pas de périphériques PIC réels; voir les entrées pour PIC 0 à PIC 2 pour l’élément équivalent sur le routeur.

Conventions de dénomination des interfaces utilisées dans les commandes opérationnelles de Junos OS

8x 1GE (RJ-45)

PIC 0

Ports de liaison montante intégrés sur le panneau avant du routeur

Présentation du routeur métro universel ACX1000 et ACX1100

L’un des éléments suivants :

  • 4x 1GE (RJ-45)

  • 4x 1GE (SFP)

PIC 1

Ports de liaison montante intégrés sur le panneau avant du routeur

Présentation du routeur métro universel ACX1000 et ACX1100

Xcvr (n)

Nom abrégé de l’émetteur-récepteur

n est une valeur équivalente au numéro du port dans lequel l’émetteur-récepteur est installé.

Émetteurs-récepteurs optiques

Ports de liaison montante sur les routeurs ACX1000 et ACX1100

Alimentation (n)

Alimentation intégrée

La valeur de n est toujours égale à 0.

Alimentation CA ou CC

Présentation de ACX1000 et ACX1100 Power

Fan

Fan

Note:

ACX1100 routeurs sont des modèles sans ventilateur.

Fan

Système de refroidissement et flux d’air dans un routeur ACX1000 et ACX1100

Figure 6 : mappage des ACX1100 Interface Port Mapping ports d’interface ACX1100

Flux de paquets sur les routeurs ACX Series

Le concept de l’architecture de classe de service (CoS) des routeurs ACX Series est similaire à celle des routeurs MX Series. L’architecture générale des routeurs ACX Series est illustrée à la Figure 7.

Figure 7 : transfert de paquets et flux ACX Series Router Packet Forwarding and Data Flow de données du routeur ACX Series

Basés sur le modèle, les routeurs ACX Series contiennent un moteur de routage et un moteur de transfert de paquets intégrés et peuvent contenir des ports T1/E1 et Gigabit Ethernet.

Le moteur de transfert de paquets possède un ou deux « pseudo » concentrateurs PIC flexibles. En l’absence de structure de commutation, le moteur de transfert de paquets unique prend en charge le transfert des paquets entrant et sortant.

La classification fixe place tous les paquets dans la même classe de transfert, ou les classifications habituelles multichamps (MF) ou BA (behavior aggregate) peuvent être utilisées pour traiter les paquets différemment. La classification BA avec filtres de pare-feu peut être utilisée pour la classification basée sur la priorité IP, DSCP, IEEE ou d’autres bits dans l’en-tête de trame ou de paquet.

Cependant, les routeurs ACX Series peuvent également utiliser plusieurs classificateurs BA sur la même interface physique. Les interfaces physiques n’ont pas besoin d’utiliser le même type de classificateur BA. Par exemple, une seule interface physique peut utiliser des classificateurs basés sur la priorité IP ainsi que sur IEEE 802.1p. Si les bits CoS d’intérêt se trouvent sur la balise VLAN interne d’une interface VLAN à double balise, le classificateur peut examiner les bits internes ou externes. (Par défaut, la classification est effectuée en fonction de la balise VLAN externe.)

Huit files d’attente par port de sortie prennent en charge la planification à l’aide du mécanisme WDRR (weighted deficit round-robin), une forme de service de file d’attente tourniquet. Les niveaux de priorité pris en charge sont strict-élevé et par défaut (faible). L’architecture de routeur ACX Series prend en charge à la fois la détection aléatoire pondérée (WRED) et la détection pondérée de queue (WTD).

Toutes les fonctionnalités CoS sont prises en charge au débit de ligne.

Le pipeline de paquets via un routeur ACX Series est illustré à la Figure 8. Notez que la limitation de débit se fait avec une architecture intégrée avec toutes les autres fonctions CoS. La planification et la mise en forme sont prises en charge du côté de la sortie.

Figure 8 : gestion des ACX Series Router Packet Handling paquets du routeur ACX Series

Protocoles et applications pris en charge par les routeurs ACX Series

Le Tableau 3 présente la première version de Junos OS prise en charge des protocoles et applications sur les routeurs ACX Series. Un tiret indique que le protocole ou l’application n’est pas pris en charge.

Note:
  • Le niveau hiérarchique [edit logical-systems logical-system-name] n’est pas pris en charge sur les routeurs ACX Series.

  • Les routeurs ACX Series ne prennent pas en charge la configuration MTU (Maximum Transmission Unit) par famille. Le MTU appliqué à la famille inet est également appliqué à d’autres familles, même s’il peut être configuré via CLI et visible dans show interface extensive la sortie. La seule façon d’utiliser un MTU plus élevé pour une famille est de manipuler le MTU, de l’appliquer à l’interface ou family inet aux niveaux, et de le laisser calculer automatiquement pour chaque famille. Les valeurs MTU ne sont pas limitées à 1500 mais peuvent varier entre 256 et 9216.

    Pour plus d’informations, consultez l’article de la Base de connaissances (KB) KB28179 à l’adresse suivante : https://kb.juniper.net/InfoCenter/index?page=content&id=KB28179.

Tableau 3 : protocoles et applications pris en charge par les routeurs ACX Series

Protocole ou application

ACX1000

ACX1100

ACX2000

ACX2100

ACX2200

ACX4000

ACX5048

ACX5096

ACX500

ACX5448

Types d’interface et d’encapsulation

Interfaces Ethernet : 1G, 10G

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Interfaces Ethernet : 40G

15,1X54–D20

15,1X54–D20

18.2R1

Interfaces ATM (IMA uniquement)

12.2

12.2

12.2R2

Interfaces E1

12.2

12.2

12.2R2

Interfaces T1

12.2

12.2

12.2R2

Interfaces d’émulation de circuit (SAToP, CESoP)

12.2

12.2

12.2R2

-

12,3 x 51-D10

Interfaces SONET/SDH

12.3x51-D10 (nécessite un MIC)

Couche 3

Routes statiques

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

OSPF

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

IS-IS

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

BGP

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Protocole ICMP (Internet Control Message Protocol)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Protocole ARP (Address Resolution Protocol)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Protocole BFD (Bidirectional Forwarding Detection)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

DHCP (Dynamic Host Configuration Protocol)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

IP fast reroute (FRR) (OSPF, IS-IS)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Portée maximale de l’unité de transmission (MTU) (256 à 9192)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

VPN de couche 3

12.3R1

12.3R1

12.3R1

12.3R1

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

RSVP

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

PLD (ciblé et direct)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

MPLS, VPLS, VPN

Chemin statique à commutation d’étiquettes (LSP)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Le FRR (en anglais seulement)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Ingénierie du trafic

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

LIGNE ÉLECTRONIQUE

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Pseudowire Emulation Edge to Edge (PWE3 [signalé])

12.2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

18.2R1

PW Ethernet statiques

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Circuits de couche 2

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Surveillance IEE802.1ag CC sur des pseudofils actifs et de secours

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

VPLS

15,1X54–D20

15,1X54–D20

18.2R1

Couche Ethernet 2

Ethernet dans le premier kilomètre (EFM 802.3ah)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Gestion des pannes de connectivité (CFM) 802.1ag

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Type, longueur et valeur de l’interface IEE802.1ag

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Qos

Filtres de pare-feu (listes de contrôle d’accès (ACL) : famille inet

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Conditions de correspondance du filtre de pare-feu standard pour le trafic MPLS

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Filtres de pare-feu : famille ccc/any

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Pare-feu - Mise en miroir des ports

12.2R1

12.2R2

12.2R1

12.2R2

12.3X54–D15

12,3 x 51-D10

17.1R1

17.1R1

-

18.2R1

Services de police : par interface logique

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Services de police — par interface physique

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Services de police — par famille

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

TrTCM (sensible aux couleurs, daltonien)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3x5112,3x54–D15 -D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

SrTCM (sensible aux couleurs, daltonien)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Protection de l’hôte

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Huit files d’attente par port

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

File d’attente prioritaire

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Contrôle des tarifs

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Planification avec deux priorités différentes

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

File d’attente à faible latence (LLQ)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Profil de chute (DP) de détection précoce aléatoire pondérée (WRED)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Classification—DSCP

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Classification—MPLS EXP

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Classification : IEEE 802.1p

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Réécriture : DSCP

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Réécriture de MPLS EXP

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Réécriture 802.1p

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Réécriture MPLS et DSCP avec des valeurs différentes

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Timing

Horloge de sauvegarde Timing-1588-v2, 1588-2008

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Ethernet synchrone

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Alimentation de synchronisation intégrée au bâtiment (BITS)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Synchronisation des horloges

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Horloge redondante (plusieurs primaires 1588)

-

Horloge transparente

15,1X54–D20

15,1X54–D20

18.2R1

Grande horloge primaire

12.3X54–D20 et 17.3R1 (intérieur)

12.3X54–D25 (extérieur)

-

OAM, dépannage, facilité de gestion, interception légale

Protocole NTP (Network Time Protocol)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

SNMP

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

802.1ag CFM

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

802.3ah LFM

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Y.1731 Gestion des pannes et des performances

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

MPLS OAM

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

RMON

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

traceroute de couche 2

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

DNS

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

TFTP pour les téléchargements de logiciels

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Mise en miroir de ports (mise en miroir de ports locaux)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Bouclage de l’interface

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Bouclage Ethernet

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Statistiques sur les octets et les paquets de l’interface

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Statistiques de la file d’attente d’interface

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Supprimer les statistiques sur les paquets

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Distinguer chaque connexion 802.1ag par VLAN-ID

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Interface mode moniteur passif

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Miroir multipaquet

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Sécurité

TACACS AAA

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Authentification RADIUS

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Plan de contrôle prévention DOS

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

Haute disponibilité

MPLS FRR

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

BFD

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

ATM Transport

ATM sur PWE3

12.2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

-

Encapsulation RFC4717 ATM: S6.1 ATM N à un mode de cellule (requis selon la norme)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

RFC4717 : S6.3—Encapsulation SDU ATM AAL5 (facultatif)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Mot de contrôle ATM PWE3

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

ATM PWE3 au moyen d’étiquettes dynamiques

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Échange ATM VPI/VCI

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Suppression des cellules inactives/non assignées ATM

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Prise en charge ATM pour le mode de promiscuité N à 1 PW : 1 PW par port et 1 PW par VPI

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Concaténation cellulaire (1 à 30 cellules par paquet)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Compteurs de paquets/octets par VP et VC

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Multiplexage inverse sur ATM (IMA)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

ATM Encapsulation

SDU AAL5 (relais n-to-1 cellule)

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

File d’attente aux distributeurs automatiques de billets

Catégories de services ATM (CBR, nrt-VBR, UBR) à l’UNI

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

MAPPER les catégories de services ATM aux bits PW EXP

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Contrôle des intrants par VC

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Mise en forme de sortie VC

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Rejet anticipé des paquets

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

-

Mibs

MIB SNMP standard

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1

MIB spécifiques à l’entreprise Juniper Networks

12.2

12.2R2

12.2

12.2R2

12.3X54–D15

12,3 x 51-D10

15,1X54–D20

15,1X54–D20

12.3X54–D20 (intérieur)

12.3X54–D25 (extérieur)

18.2R1