Help us improve your experience.

Let us know what you think.

Do you have time for a two-minute survey?

Descripción general de la nomenclatura de interfaces

 

Cada interfaz tiene un nombre de interfaz, el cual especifica el tipo de medio, la ranura en la que se encuentra la FPC o DPC, la ubicación en la FPC donde está instalada la PIC, y el puerto PIC o DPC. El nombre de interfaz identifica de forma exclusiva a un conector de red individual en el sistema. Utilice el nombre de interfaz cuando configure interfaces y cuando habilite distintas funciones y propiedades, como los protocolos de enrutamiento, en interfaces individuales. El sistema utiliza el nombre de interfaz al mostrar información sobre la interfaz; por ejemplo, en el comando show interfaces.

El nombre de interfaz se representa mediante una parte física, una parte de canal y una parte lógica con el siguiente formato:

La parte de canal del nombre es opcional para todas las interfaces, excepto las interfaces canalizadas DS3, E1, OC12 y STM1.

Las series EX, QFX, NFX, OCX1100, el sistema QFabric y los dispositivos EX4600 utilizan una convención de nomenclatura para definir las interfaces que son similares a las de otras plataformas que se ejecutan en Junos OS de Juniper Networks. Para obtener más información, consulte Understanding Interface Naming Conventions.

En las siguientes secciones, se proporcionan instrucciones de configuración para nombrar interfaces:

Parte física de un nombre de interfaz

La parte física de un nombre de interfaz identifica el dispositivo físico, el cual corresponde a un único conector de red físico.

Note

La interfaz interna depende del motor de enrutamiento. Para identificar si el motor de enrutamiento está utilizando este tipo de interfaz, utilice el siguiente comando:

show interfaces terse

user@host> show interfaces terse

Para obtener más información acerca de los motores de enrutamiento que admite cada chasis, la primera versión compatible del motor de enrutamiento en el chasis especificado, la interfaz Ethernet de administración y las interfaces Ethernet internas para cada motor de enrutamiento, consulte el vínculo titulado Motores de enrutamiento compatibles por chasis en la sección Documentación relacionada.

Esta parte del nombre de interfaz tiene el formato siguiente:

type es el tipo de medio, el cual identifica el dispositivo de red que puede ser uno de las siguientes opciones:

  • ae—Interfaz Ethernet agregada. Este es un enlace agregado virtual y tiene un formato de nomenclatura distinto al de la mayor parte de las PIC; para obtener más información, consulte Aggregated Ethernet Interfaces Overview.

  • as—Interfaz SONET/SDH agregada. Este es un enlace agregado virtual y tiene un formato de nomenclatura distinto al de la mayor parte de las PIC; para obtener más información, consulte Configuring Aggregated SONET/SDH Interfaces.

  • at—Interfaz de cola inteligente (IQ) ATM1 o ATM2, o una interfaz ATM virtual en una interfaz de emulación de circuito (CE).

  • bcm—El proceso Ethernet interno bcm0 se admite en motores de enrutamiento específicos para varios enrutadores serie M y T. Para obtener más información, consulte el vínculo titulado Motores de enrutamiento compatibles por chasis, en la sección Documentación relacionada.

  • cau4—Interfaz IQ AU-4 canalizada (configurada en la PIC IQ o IQE STM1 canalizadas o en PIC IQ y IQE OC12 canalizadas).

  • ce1—Interfaz IQ E1 canalizada (configurada en la PIC IQ E1 canalizada o en PIC IQ o IQE STM1 canalizada).

  • ci—Interfaz de contenedor.

  • coc1—Interfaz IQ OC1 canalizada (configurada en las PIC IQ y IQE OC12 canalizadas o en PIC IQ y IQE OC3 canalizadas).

  • coc3—Interfaz IQ OC3 canalizada (configurada en las PIC IQ y IQE OC3 canalizadas).

  • coc12—Interfaz IQ OC12 canalizada (configurada en las PIC IQ y IQE OC12 canalizadas).

  • coc48—Interfaz OC48 canalizada (configurada en las PIC OC48 canalizadas o PIC IQE OC48 canalizadas).

  • cp—Interfaz del recopilador (configurada en la PIC del servicio de supervisión II).

  • cstm1—Interfaz IQ STM1 canalizada (configurada en la PIC IQ o IQE STM1 canalizada).

  • cstm4—Interfaz IQ STM4 canalizada (configurada en las PIC IQ y IQE OC12 canalizadas).

  • cstm16—Interfaz IQ STM16 canalizada (configurada en las PIC OC48/STM16 canalizadas o PIC IQE OC48/STM16 canalizadas).

  • ct1—Interfaz IQ T1 canalizada (configurada en las PIC IQ y IQE DS3 canalizadas, las PIC IQ y IQE OC3 canalizadas, las PIC IQ y IQE OC12 canalizadas, o la PIC IQ T1 canalizada).

  • ct3—Interfaz IQ T3 canalizada (configurada en las PIC IQ y IQE DS3 canalizadas, las PIC IQ y IQE OC3 canalizadas o, las PIC IQ y IQE OC12 canalizadas).

  • demux—Interfaz que admite interfaces IP lógicas que utilizan la dirección IP de origen y destino para demultiplexar paquetes recibidos. Solo existe una interfaz demux (demux0) por chasis. Todas las interfaces lógicas demux deben estar asociadas con una interfaz lógicasubyacente.

  • dfc—Interfaz que admite el procesamiento de captura dinámica de flujo en enrutadores serie T o M320 que contienen una o varias PIC de servicios de supervisión III . La captura dinámica de flujo permite capturar flujos de paquetes según criterios de filtro dinámico. En concreto, puede usar esta característica para reenviar de forma pasiva flujos de paquetes supervisados que coincidan con una lista de filtros determinada a uno o más destinos mediante un protocolo de control a pedido.

  • ds—Interfaz DS0 (configurada en la PIC DS3 multicanal, la PIC E1 canalizada, las PIC IQ y IQE OC3 canalizadas, las PIC IQ y IQE OC12 canalizadas, las PIC IQ y IQE DS3 canalizadas, la PIC IQ E1 IQ canalizada, las PIC IQ y IQE STM1 canalizadas, o la IQ T1 canalizada).

  • dsc—Interfaz de descarte.

  • e1—Interfaz E1 (como interfaces canalizadas STM1 a E1).

  • e3—Interfaz E3 (como interfaces IQ E3).

  • em—Interfaces Ethernet internas y de administración. Para enrutadores serie M, enrutadores serie MX, enrutadores serie T y enrutadores serie TX, puede utilizar el comando show chassis hardware para mostrar información de hardware sobre el enrutador, lo que incluye su modelo de motor de enrutamiento. Para determinar qué interfaz de administración es compatible con su combinación de enrutador y motor de enrutamiento, consulte Understanding Management Ethernet Interfaces y Supported Routing Engines by Router.

  • es—Interfaz de cifrado.

  • et—Interfaces 100-Gigabit Ethernet (10, 40 y 100-Gigabit Ethernet solo para enrutadores de transporte de paquetes serie PTX).

  • fe—Interfaz Ethernet rápida

  • fxp—Interfaces Ethernet internas y de administración. Para enrutadores serie M, enrutadores serie MX, enrutadores serie T y enrutadores serie TX, puede utilizar el comando show chassis hardware para mostrar información de hardware sobre el enrutador, lo que incluye su modelo de motor de enrutamiento. Para determinar qué interfaz de administración es compatible con su combinación de enrutador y motor de enrutamiento, consulte Understanding Management Ethernet Interfaces y Supported Routing Engines by Router.

  • ge—Interfaz de Gigabit Ethernet.

    Note
    • La PIC de interfaz 10 Gigabit Ethernet XENPAK, la cual solo se admite en enrutadores serie M, se configura utilizando la convención de nomenclatura de interfaz ge en lugar de la convención de nomenclatura de interfaz xe. Consulte los siguientes comandos show para obtener más información:

      show chassis hardware

      user@host> show chassis hardware

      show configuration interfaces

      user@host> show configuration interfaces ge-4/0/0
    • En los dispositivos serie MX y SRX, las interfaces ópticas SFP o SFP+ de 1 y 10 Gigabit siempre se denominan xe, incluso si se inserta un SFP de 1 Gigabit. Sin embargo, en los dispositivos serie EX y QFX, el nombre de la interfaz se muestra como ge o xe según la velocidad del dispositivo óptico insertado.

  • gr—Interfaz de túnel de encapsulación de enrutamiento genérico (GRE).

  • gre—Interfaz generada internamente que solo se puede configurar como el canal de control para MPLS generalizadas (GMPLS). Para obtener más información acerca de GMPLS, consulte MPLS Applications User Guide.

    Note

    Puede configurar interfaces GRE (gre-x/y/z) solo para los canales de control de GMPLS. Otras aplicaciones no admiten ni pueden configurar interfaces GRE.

  • ip—Interfaz de túnel de encapsulación IP a través de IP.

  • ipip—Interfaz no configurable generada internamente.

  • ixgbe—El motor de enrutamiento RE-DUO-C2600-16G, utiliza los procesos internos Ethernet ixgbe0 y ixgbe1, y es compatible con TX Matrix Plus y PTX5000.

  • iw—Interfaces lógicas asociadas con los puntos de conexión de los circuitos de capa 2 y las conexiones VPN de capa 2 (Pseudowire que une las VPN de capa 2). Para obtener más información acerca de VPN, consulte Junos OS VPNs Library for Routing Devices.

  • lc—Interfaz no configurable generada internamente.

  • lo—Interfaz de circuito cerrado. Junos OS configura automáticamente una interfaz de circuito cerrado (lo0). La interfaz lógica lo0.16383 es una interfaz no configurable para el tráfico de control del enrutador.

  • ls—Interfaz de servicios de vínculo.

  • lsi—Interfaz no configurable generada internamente.

  • ml—Interfaz de multivínculo (como Multilink Frame Relay y MLPPP).

  • mo—Interfaz de servicios de supervisión (como servicios de supervisión y servicios de supervisión II). La interfaz lógica mo-fpc/pic/port.16383 es una interfaz que se genera internamente y que no es configurable para el tráfico de control del enrutador.

  • ms—Interfaz de multiservicios.

  • mt—Interfaz de túnel de multidifusión (interfaz de enrutadores internos para VPN). Si el enrutador tiene una PIC de túnel, Junos OS configura automáticamente una interfaz de túnel de multidifusión (mt) para cada red privada virtual (VPN) que configure. Aunque no es necesario configurar interfaces de multidifusión, puede utilizar la instrucción multicast-only para configurar la unidad y la familia, de forma que el túnel pueda transmitir y recibir únicamente tráfico de multidifusión. Para obtener más información, consulte multicast-only.

  • mtun—Interfaz no configurable generada internamente.

  • oc3—Interfaz IQ OC3 (configurada en las PIC IQ e ICE PC12 canalizadas o las PIC IQ y ICE OC3 canalizadas).

  • pd—Interfaz en el punto de encuentro (RP) que desencapsula los paquetes.

  • pe—Interfaz en el enrutador PIM de primer salto que encapsula los paquetes destinados al enrutador RP.

  • pimd—Interfaz no configurable generada internamente.

  • pime—Interfaz no configurable generada internamente.

  • rlsq—Interfaz de contenedor, numerada del 0 al 127, que se utiliza para asociar las PIC LSQ principal y secundaria en configuraciones de alta disponibilidad. Cualquier falla de la PIC principal da como resultado una conmutación a la PIC secundaria y viceversa.

  • rms—Interfaz redundante para dos interfaces de multiservicio.

  • rsp—Interfaz virtual redundante para la interfaz de servicios adaptables.

  • se—Interfaz en serie (como interfaces EIA-530, V.35 y X.21).

  • si—Interfaz en línea de servicios que se aloja en una tarjeta de línea basada en Trio.

  • so—Interfaz SONET/SDH.

  • sp—Interfaz de servicios adaptable. La interfaz lógica sp-fpc/pic/port.16383 es una interfaz que se genera internamente y que no es configurable para el tráfico de control del enrutador.

  • stm1—Interfaz STM1 (configurada en las interfaces OC3/STM1).

  • stm4—Interfaz STM4 (configurada en las interfaces OC12/STM4).

  • stm16—Interfaz STM16 (configurada en las interfaces OC48/STM16).

  • t1—Interfaz T1 (como interfaces DS3 a DS1 canalizadas).

  • t3—Interfaz T3 (como interfaces OC12 a DS3 canalizadas).

  • tap—Interfaz no configurable generada internamente.

  • umd—Interfaz de módem USB.

  • vsp—Interfaz de servicios de voz.

  • vc4—Interfaz prácticamente concatenada.

  • vt—Interfaz de túnel de circuito cerrado virtual.

  • xe—Interfaz 10-Gigabit Ethernet. Algunas interfaces antiguas de 10 Gigabit Ethernet utilizan el tipo de medio ge(en vez de xe) para identificar la parte física del dispositivo de red.

  • xt—Interfaz lógica para dominios de sistema protegidos para establecer una conexión de túnel de capa 2.

fpcidentifica el número de la tarjeta FPC o DPC en la que se encuentra la interfaz física. Concretamente, es el número de la ranura en la cual está instalada la tarjeta.

Los enrutadores M40, M40e, M160, M320, M120, T320, T640 y T1600 tienen ocho ranuras FPC que se numeran de 0l  al   7, de izquierda a derecha, mirando hacia la parte frontal del chasis. Para obtener más información acerca de las FPC y PIC compatibles, consulte la guía de hardware del enrutador.

En enrutadores PTX1000, el número de FPC es siempre 0.

El enrutador M20 cuenta con cuatro ranuras FPC que se numeran del 0 al 3, de arriba hacia abajo, mirando hacia la parte frontal del chasis. El número de ranura se imprime junto a cada ranura.

Los enrutadores serie MX son compatibles con DPC, FPC y tarjetas de interfaz modular (MIC). Para obtener más información acerca de las DPC, FPC, PIC y MIC compatibles, consulte MX Series Interface Module Reference.

Para los enrutadores M5, M7i, M10 y M10i, las FPC están integrado en el chasis; las PIC se instalan en el chasis.

Los enrutadores M5 y M7i tienen espacio para un máximo de cuatro PIC. El enrutador M7i también dispone de una PIC de túnel integrada, o una PIC AS integrada opcional, o una PIC MS integrada opcional.

Los enrutadores M10 y M10i tienen espacio para hasta ocho PIC.

Una matriz de enrutamiento puede tener hasta 32 FPC (numerados del 0 al 31).

Para obtener más información acerca de la nomenclatura de interfaces para una matriz de enrutamiento, consulte Nomenclatura de interfaz para una matriz de enrutamiento basada en un enrutador de matriz de transmisión.

pic identifica el número de la PIC en la que se encuentra la interfaz física. Específicamente, es el número de la ubicación de PIC en la FPC. Las FPC con cuatro ranuras PIC se enumeran del 0 al 3. Las FPC con tres ranuras PIC se numeran del 0 al 2. La ubicación de PIC está impresa en la tarjeta de operadora de FPC. En el caso de las PIC que ocupan más de una ranura PIC, el número de la ranura PIC inferior identifica la ubicación de PIC.

port identifica un puerto específico en una PIC o DPC. El número de puertos varía según la PIC. Los números de puerto se imprimen en la PIC.

Parte lógica de un nombre de interfaz

La parte de unidad lógica del nombre de interfaz corresponde al número de unidad lógica. El rango de números disponibles varía según los distintos tipos de interfaz. Consulte unit para obtener los valores actuales del rango.

En la parte virtual del nombre, un punto (.) separa los números de puerto y unidad lógica:

  • Otras plataformas:

Separadores en un nombre de interfaz

Hay un separador entre cada elemento de un nombre de interfaz.

En la parte física del nombre, un guión (-) separa el tipo de medio del número FPC, mientras que una barra diagonal (/) separa los números de puerto, FPC y PIC.

En la parte virtual del nombre, un punto (.) separa los números de canal y de unidad lógica.

Dos puntos (:) separan a las partes físicas y virtuales del nombre de la interfaz.

Parte de canal de un nombre de interfaz

La parte del identificador de canal del nombre de interfaz solo es necesaria en interfaces canalizadas. En el caso de las interfaces canalizadas, el canal 0 identifica la primera interfaz canalizada. Para las interfaces IQ canalizadas e IQE canalizadas, el canal 1 identifica a la primera interfaz canalizada. Una interfaz OC48 SONET/SDH no concatenada (es decir, canalizada) tiene cuatro canales OC12, numerados del 0 al 3.

Para determinar qué tipo de PIC canalizada están instaladas actualmente en el enrutador, utilice el comando show chassis hardware desde el nivel superior de la interfaz de línea de comandos (CLI). LAs PIC IQ e IQE canalizadas se enumeran en el resultado con “IQ de cola inteligente” o “IQE de cola inteligente mejorada” en la descripción. Para obtener más información, consulte Channelized Interfaces Overview.

En el caso de las interfaces ISDN, el canal B se especifica en el formato bc-pim/0/port:n. n es el ID del canal B y puede ser 1 o 2. Especifique el canal D en el formato dc-pim/0/port:0.

Note

Para ISDN, las interfaces de canal B y de canal D no tienen parámetros configurables. Sin embargo, cuando se muestran estadísticas de la interfaz, las interfaces de canal B y D tienen valores estadísticos.

Note

En la implementación de Junos OS, el término interfaces lógicas generalmente hace referencia a las interfaces que se configuran incluyendo la instrucción unit en el nivel de jerarquía [edit interfaces interface-name]. Las interfaces lógicas tienen el descriptor .logical al final del nombre de la interfaz , como en ge-0/0/0.1 o t1-0/0/0:0.1, donde el número de unidad lógica es 1.

Aunque las interfaces canalizadas se consideran generalmente como lógicas o virtuales, Junos OS ve las interfaces T3, T1 y NxDS0 dentro de una PIC IQ u IQE canalizada como interfaces físicas. Por ejemplo, Junos OS considera que t3-0/0/0 y t3-0/0/0:1 son interfaces físicas. Por el contrario, considera que t3-0/0/0.2 y t3-0/0/0:1.2 son interfaces lógicas porque tienen .2 al final de los nombres de interfaz.

Nomenclatura de interfaz para una matriz de enrutamiento basada en un enrutador de matriz de transmisión

Una matriz de enrutamiento basada en un enrutador de matriz de transmisión Juniper Networks es una arquitectura multichasis compuesta por un enrutador de matriz de transmisión y de uno a cuatro enrutadores T640 interconectados. Desde la perspectiva de la interfaz de usuario, la matriz de enrutamiento aparece como un único enrutador. El enrutador de matriz de transmisión controla todos los enrutadores T640, como se muestra en Figure 1.

Figure 1: Matriz de enrutamiento
Matriz de enrutamiento

Un enrutador de matriz de transmisión también se conoce como un chasis de tarjeta de conmutación (SCC). La CLI utiliza scc para hacer referencia al enrutador de matriz de transmisión. Un enrutador T640 en una matriz de transmisión también se conoce como un chasis de tarjeta de línea (LCC). La CLI utiliza lcc como un prefijo para hacer referencia a un enrutador T640 específico.

Las LCC tienen asignados números del 0 al 3, según la configuración del hardware y la conectividad con el enrutador de la matriz de transmisión. Para obtener más información, consulte TX Matrix Router Hardware Guide. Una matriz de enrutamiento puede tener hasta cuatro enrutadores T640 y cada enrutador T640 tiene hasta ocho FPC. Por lo tanto, la matriz de enrutamiento en conjunto puede tener hasta 32 FPC (enumerados del 0  al  31).

En la CLI de Junos OS, un nombre de interfaz tiene el siguiente formato:

Cuando se especifica el número fpc para un enrutador T640 en una matriz de enrutamiento, Junos OS determina qué enrutador T640 contiene la FPC especificada según la siguiente asignación:

  • En LCC 0, las ranuras de hardware FPC del 0 al 7 se configuran del 0 al 7.

  • En LCC 1, las ranuras de hardware FPC del 0 al 7 se configuran como del 8 al 15.

  • En LCC 2, las ranuras de hardware FPC del 0 al 7 se configuran como del 16 al 23.

  • En LCC 3, las ranuras de hardware FPC del 0 al 7 se configuran como del 24 al 31.

Por ejemplo, el 1 en se-1/0/0 se refiere a la ranura de hardware FPC 1 en el enrutador T640 etiquetado como lcc0. El 11 en t1-11/2/0 se refiere a la ranura de hardware FPC 3 en el enrutador T640 etiquetado como lcc1. El 20 en so-20/0/1 se refiere a la ranura de hardware FPC 4 en el enrutador T640 etiquetado como lcc2. El 31 en t3-31/1/0 se refiere a la ranura de hardware FPC 7 en el enrutador T640 etiquetado como lcc3.

Table 1resume la numeración de FPC para un enrutador T640 en una matriz de enrutamiento.

Table 1: Numeración de FPC para enrutadores T640 en una matriz de enrutamiento

Números de LCC asignados al enrutador T640

Números de configuración

0

del 0 al 7

1

del 8 al 15

2

del 16 al 23

3

del 24 al 31

Table 2 enumera cada ranura de hardware FPC y los números de configuración correspondientes para las LCC del 0  al 3.

Table 2: Numeración de FPC individual para enrutadores T640 en una matriz de enrutamiento

Numeración de FPC

Enrutadores T640

  

LCC 0
Ranuras de hardware

0

1

2

3

4

5

6

7

Números de configuración

0

1

2

3

4

5

6

7

LCC 1
Ranuras de hardware

0

1

2

3

4

5

6

7

Números de configuración

8

9

10

11

12

13

14

15

LCC 2
Ranuras de hardware

0

1

2

3

4

5

6

7

Números de configuración

16

17

18

19

20

21

22

23

LCC 3
Ranuras de hardware

0

1

2

3

4

5

6

7

Números de configuración

24

25

26

27

28

29

30

31

Nomenclatura de interfaz para una matriz de enrutamiento basada en un enrutador de transmisión   Matrix  Plus

Una matriz de enrutamiento basada en un enrutador de transmisión Matrix Plus de Juniper Networks es una arquitectura multichasis compuesta por un enrutador de transmisión Matrix Plus y de uno a cuatro enrutadores T1600 interconectados. Desde la perspectiva de la interfaz de usuario, la matriz de enrutamiento aparece como un único enrutador. El enrutador de transmisión Matrix Plus controla todos los enrutadores T1600, como se muestra en Figure 2.

Figure 2: Matriz de enrutamiento basada en un enrutador de transmisión   Matrix  Plus
Matriz de enrutamiento basada en un enrutador de transmisión   Matrix  Plus

Un enrutador de transmisión Matrix Plus también se conoce como un chasis de estructura de conmutación (SFC). La CLI utiliza sfc para hacer referencia al enrutador de transmisión Matrix Plus. Un enrutador T1600 en una matriz de transmisión también se conoce como un chasis de tarjeta de línea (LCC). La CLI utiliza lcc como un prefijo para hacer referencia a un enrutador T1600 específico.

Las LCC tienen asignados números del 0 al 3, según la configuración del hardware y la conectividad con el enrutador de transmisión Matrix Plus. Para obtener más información, consulte la Guía de hardware del enrutador de transmisión Matrix Plus. Una matriz de enrutamiento basada en un enturador de transmisión Matrix Plus puede tener hasta cuatro enrutadores T1600 y cada enrutador T1600 tiene hasta ocho FPC. Por lo tanto, la matriz de enrutamiento en conjunto puede tener hasta 32 FPC (enumerados del 0  al  31).

En la CLI de Junos OS, un nombre de interfaz tiene el siguiente formato:

Cuando se especifica el número fpc para un enrutador T1600 en una matriz de enrutamiento, Junos OS determina qué enrutador T1600 contiene la FPC especificada según la siguiente asignación:

  • En LCC 0, las ranuras de hardware FPC del 0 al 7 se configuran del 0 al 7.

  • En LCC 1, las ranuras de hardware FPC del 0 al 7 se configuran como del 8 al 15.

  • En LCC 2, las ranuras de hardware FPC del 0 al 7 se configuran como del 16 al 23.

  • En LCC 3, las ranuras de hardware FPC del 0 al 7 se configuran como del 24 al 31.

Por ejemplo, el 1 en se-1/0/0 se refiere a la ranura de hardware FPC 1 en el enrutado T1600 etiquetado como lcc0. El 11 en t1-11/2/0 se refiere a la ranura de hardware FPC 3 en el enrutado T1600 etiquetado como lcc1. El 20 en so-20/0/1 se refiere a la ranura de hardware FPC 4 en el enrutado T1600 etiquetado como lcc2. El 31 en t3-31/1/0 se refiere a la ranura de hardware FPC 7 en el enrutado T1600 etiquetado como lcc3.

Table 3 resume la numeración de FPC para una matriz de enrutamiento basada en un enrutador de transmisión Matrix Plus.

Table 3: Numeración de FPC para enrutadores T1600 en una matriz de enrutamiento

Números de LCC asignados al enrutador T1600

Números de configuración

0

del 0 al 7

1

del 8 al 15

2

del 16 al 23

3

del 24 al 31

Table 4 enumera cada ranura de hardware FPC y los números de configuración correspondientes para las LCC del 0  al 3.

Table 4: Numeración de FPC individual para enrutadores T1600 en una matriz de enrutamiento

Numeración de FPC

Enrutadores T1600

  

LCC 0
Ranuras de hardware

0

1

2

3

4

5

6

7

Números de configuración

0

1

2

3

4

5

6

7

LCC 1
Ranuras de hardware

0

1

2

3

4

5

6

7

Números de configuración

8

9

10

11

12

13

14

15

LCC 2
Ranuras de hardware

0

1

2

3

4

5

6

7

Números de configuración

16

17

18

19

20

21

22

23

LCC 3
Ranuras de hardware

0

1

2

3

4

5

6

7

Números de configuración

24

25

26

27

28

29

30

31

Nomenclatura de interfaz de chasis

Puede configurar algunas propiedades de PIC, como el entramamado, en el nivel de jerarquía [edit chassis]. La nomenclatura de interfaz del chasis varía en función del hardware de enrutamiento.

  • Para configurar las propiedades de PIC para un enrutador independiente, debe especificar los números FPC y PIC, como se indica a continuación:

  • Para configurar las propiedades de PIC para un enrutador T640 o T1600 configurado en una matriz de enrutamiento, debe especificar los números LCC, FPC y PIC, como se indica a continuación:

    Para la ranura FPC en un enrutador T640 en una matriz de enrutamiento, especifique el número real de ranura de hardware, como aparece en la etiqueta del chasis del enrutador T640. No   utilice los números de configuración de FPC del software correspondiente que se muestran en Table 2.

    Para la ranura FPC en un enrutador T1600 en una matriz de enrutamiento, especifique el número real de ranura de hardware, como aparece en la etiqueta del chasis del enrutador T1600. No   utilice los números de configuración de FPC del software correspondiente que se muestran en Table 3.

Para obtener más información acerca de la jerarquía [edit chassis], consulte Junos OS Administration Library.

Ejemplos: Nomenclatura de interfaz

En esta sección, se proporcionan ejemplos de interfaces de nomenclatura. Para obtener una ilustración acerca de la ubicación de las ranuras, las PIC y los puertos, consulte Figure 3.

Figure 3: Ubicaciones de ranura de interfaz, PIC y puertos
Ubicaciones de ranura de interfaz, PIC y puertos

Para una FPC en la ranura 1 con dos PIC SONET/SDH OC3 en las posiciones de PIC 0 y 1, cada PIC con dos puertos utiliza los siguientes nombres:

Una PIC SONET/SDH OC48 en la ranura 1 y en modo concatenado aparece como una sola FPC con una sola PIC, la cual tiene un único puerto. Si esta interfaz tiene una sola unidad lógica, tiene el siguiente nombre:

Una PIC OC48 SONET/SDH en la ranura 1 y en modo de canalización tiene un número para cada canal. Por ejemplo:

Para una FPC en la ranura 1 con una PIC OC12 canalizada en la posición de PIC 2, los canales de DS3 tienen los nombres siguientes:

Para una FPC en la ranura 1 con cuatro PIC ATM OC12 (la FPC está completamente llena), las cuatro PIC (cada una con un único puerto y una sola unidad lógica) tienen los siguientes nombres:

En una matriz de enrutamiento del enrutador T640 etiquetado como lcc1, para una FPC en la ranura 5 con cuatro PIC OC192 SONET, las cuatros PIC (cada una con un único puerto y una sola unidad lógica) tienen los siguientes nombres:

Para una FPC en la ranura 1 con una tarjeta de interfaz BRI ISDN de 4 puertos, el puerto 4 tiene el siguiente nombre:

El primer canal B, el segundo canal B y el canal de control tienen los nombres siguientes: